| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章 绪论 | 第12-17页 |
| ·课题研究背景 | 第12-13页 |
| ·半导体技术和存储器设计的发展现状 | 第13页 |
| ·半导体存储器的分类和基本结构 | 第13-15页 |
| ·课题主要工作 | 第15-16页 |
| ·文章的结构 | 第16-17页 |
| 第二章 X处理器SRAM低功耗设计实现 | 第17-41页 |
| ·SRAM总体设计实现 | 第17-18页 |
| ·SRAM单体设计实现 | 第18-19页 |
| ·SRAM字线/位线低功耗结构设计 | 第19-22页 |
| ·存储单元的设计 | 第22-26页 |
| ·译码电路设计 | 第26-29页 |
| ·预充电电路设计 | 第29-30页 |
| ·读出敏感放大电路设计 | 第30-32页 |
| ·内部时钟生成电路设计 | 第32页 |
| ·字线脉冲生成电路设计 | 第32-33页 |
| ·输入输出电路设计 | 第33-35页 |
| ·自定时电路设计 | 第35-36页 |
| ·提高SRAM成品率的冗余方法设计 | 第36-40页 |
| ·本章小结 | 第40-41页 |
| 第三章 SRAM版图设计 | 第41-50页 |
| ·SRAM版图设计方法与设计流程 | 第41-42页 |
| ·SRAM版图设计布局布线策略 | 第42-43页 |
| ·SRAM结构化版图设计 | 第43-47页 |
| ·存储体单元版图设计 | 第43-44页 |
| ·译码电路版图设计 | 第44-45页 |
| ·灵敏放大器版图设计 | 第45-46页 |
| ·整体版图效果 | 第46-47页 |
| ·SRAM版图验证 | 第47-49页 |
| ·本章小结 | 第49-50页 |
| 第四章 SRAM验证仿真与测试 | 第50-60页 |
| ·SRAM验证仿真的规划思路 | 第50-51页 |
| ·SRAM模拟仿真 | 第51-56页 |
| ·存储体单元HSPICE模拟仿真与分析 | 第51-52页 |
| ·译码电路HSPICE模拟仿真与分析 | 第52页 |
| ·读出放大电路HSPICE模拟仿真与分析 | 第52-53页 |
| ·SRAM全局模拟 | 第53-56页 |
| ·SRAM在不同工艺环境条件下模拟验证分析 | 第56-59页 |
| ·本章小结 | 第59-60页 |
| 第五章 SRAM在X处理器中的应用与性能分析 | 第60-64页 |
| ·X微处理器各功能模块访问SRAM体系结构及接口信号 | 第60-61页 |
| ·X微处理器中SRAM的数据通路及时序分析 | 第61-63页 |
| ·X微处理器中SRAM的系统级验证 | 第63页 |
| ·本章小结 | 第63-64页 |
| 第六章 结束语 | 第64-66页 |
| ·课题工作总结 | 第64-65页 |
| ·未来工作展望 | 第65-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 作者在学期间取得的学术成果 | 第69页 |