多核多线程虚拟化中断系统的研究与实现
| 摘要 | 第1-11页 |
| ABSTRACT | 第11-12页 |
| 第一章绪论 | 第12-20页 |
| ·研究背景 | 第12-16页 |
| ·微处理器体系结构的发展 | 第12-14页 |
| ·虚拟化技术的发展与处理器的虚拟化设计 | 第14-16页 |
| ·课题研究的关键问题 | 第16-18页 |
| ·多核多线程处理器中断系统的设计 | 第16-17页 |
| ·中断系统的硬件辅助虚拟化设计 | 第17-18页 |
| ·课题背景与主要工作 | 第18页 |
| ·本文的结构 | 第18-20页 |
| 第二章 多核多线程中断系统及其虚拟化 | 第20-30页 |
| ·中断和中断系统 | 第20-23页 |
| ·中断的基本功能 | 第20页 |
| ·中断的分类 | 第20-21页 |
| ·中断处理的一般过程 | 第21-23页 |
| ·多核多线程处理器中断系统的设计 | 第23-26页 |
| ·精确中断的实现 | 第23-24页 |
| ·吞吐量计算的支持 | 第24-25页 |
| ·外部中断机制的实现 | 第25-26页 |
| ·中断系统的虚拟化设计 | 第26-29页 |
| ·执行模式的虚拟化 | 第26-27页 |
| ·中断接口的虚拟化 | 第27-28页 |
| ·外部中断的虚拟化 | 第28-29页 |
| ·本章小节 | 第29-30页 |
| 第三章 多核多线程X 处理器虚拟化中断系统模型 | 第30-40页 |
| ·X 处理器中断系统模型 | 第30-32页 |
| ·处理器的运行模式 | 第30-31页 |
| ·中断模型 | 第31-32页 |
| ·X 处理器中断系统的软件接口 | 第32-34页 |
| ·中断等级 | 第32-33页 |
| ·中断类型和中断优先级 | 第33页 |
| ·中断向量表 | 第33-34页 |
| ·X 处理器的中断处理机制 | 第34-39页 |
| ·中断与处理器运行模式的切换 | 第34-35页 |
| ·中断处理流程 | 第35-37页 |
| ·中断处理的控制 | 第37-38页 |
| ·外部中断的处理 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 X 处理器中断部件的设计与实现 | 第40-57页 |
| ·设计目标 | 第40-41页 |
| ·总体结构 | 第41-42页 |
| ·模块设计与实现 | 第42-56页 |
| ·中断处理单元的设计与实现 | 第42-52页 |
| ·外部中断接口单元的设计与实现 | 第52-54页 |
| ·其它功能单元的设计与实现 | 第54-56页 |
| ·本章小结 | 第56-57页 |
| 第五章 X 处理器中断部件的测试与验证 | 第57-67页 |
| ·模拟验证 | 第57-65页 |
| ·验证方法和验证方案 | 第57-58页 |
| ·各层次的模拟验证 | 第58-65页 |
| ·逻辑综合 | 第65-66页 |
| ·本章小结 | 第66-67页 |
| 第六章 结束语 | 第67-69页 |
| 致谢 | 第69-70页 |
| 参考文献 | 第70-73页 |
| 作者在学期间取得的学术成果 | 第73页 |