摘要 | 第1-7页 |
Abstract | 第7-11页 |
第1章 引言 | 第11-19页 |
·ADC概述 | 第11-13页 |
·Sigma deltaADC的发展现状和趋势 | 第13-14页 |
·IP核 | 第14-16页 |
·IP可重用设计技术 | 第16-17页 |
·课题来源 | 第17页 |
·作者的主要工作 | 第17-18页 |
·各章节安排 | 第18-19页 |
第2章 SIGMA DELTA ADC概述 | 第19-36页 |
·奈奎斯特ADC转换器 | 第19-21页 |
·过采样Sigma delta ADC | 第21-23页 |
·过采样 | 第21-22页 |
·过采样系统的描述 | 第22-23页 |
·噪声整形技术 | 第23页 |
·Sigma delta调制器的结构和性能分析 | 第23-27页 |
·一阶Sigma delta调制器的传输特性及量化信噪比 | 第23-25页 |
·二阶Sigma delta调制器的传输特性及量化信噪比 | 第25-27页 |
·高阶Sigma delta调制器的传输特性及量化信噪比 | 第27页 |
·数字抽取滤波器 | 第27-29页 |
·Sigma delta ADC主要性能参数 | 第29-36页 |
·量化误差分析 | 第29-30页 |
·频域测量 | 第30-31页 |
·信噪比(SNR) | 第31-32页 |
·无杂散动态范围(SFDR) | 第32页 |
·谐波失真(HD~K) | 第32-33页 |
·全谐波失真(THD) | 第33页 |
·信号噪声失真比率(SNDR) | 第33页 |
·有效位数(ENOB) | 第33页 |
·动态范围(DR) | 第33-34页 |
·有效精度带宽(ERB) | 第34页 |
·互调失真(IMD) | 第34-35页 |
·多通道输入的信噪比 | 第35-36页 |
第3章 SIGMA DELTA ADC IP核系统设计 | 第36-44页 |
·系统框图 | 第36-37页 |
·芯片管脚说明 | 第37-38页 |
·主要技术指标: | 第38-39页 |
·系统设计考虑 | 第39-44页 |
·I~2S接口 | 第39-40页 |
·数字滤波器的选择 | 第40页 |
·调制器的选择 | 第40-44页 |
第4章 SIGMA DELTA ADC中调制器和抽取滤波器设计 | 第44-63页 |
·Sigma delta调制器的选择 | 第44-48页 |
·参数的选择 | 第44-46页 |
·结构的选择 | 第46-48页 |
·ADC中抽取滤波器的设计和实现 | 第48-63页 |
·抽取滤波多级实现的系统设计 | 第48-50页 |
·ADC抽取滤波器的实现 | 第50-63页 |
第5章 系统的仿真和后端设计流程介绍 | 第63-70页 |
·系统的Verilog HDL描述 | 第63-64页 |
·SMIC-Synopsys设计参考流程介绍 | 第64-65页 |
·本项目所用流程及要点 | 第65-68页 |
·版图实现 | 第68-70页 |
第6章 设计验证及结论 | 第70-74页 |
·设计验证 | 第70-73页 |
·寄存器读写验证 | 第70页 |
·数字音频接口验证 | 第70页 |
·LOOP TEST | 第70-71页 |
·正常工作模式下的功能验证 | 第71-73页 |
·结论 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |
攻读硕士学位期间发表的论文 | 第78页 |