摘要 | 第1-4页 |
Abstract | 第4-8页 |
1 绪论 | 第8-14页 |
·SPWM技术介绍 | 第8-9页 |
·SoC设计方法介绍 | 第9-12页 |
·SoC简介 | 第9-10页 |
·SoC设计流程 | 第10-12页 |
·目前市场应用现状以及研究的意义 | 第12页 |
·论文的主要工作和结构安排 | 第12-14页 |
2 基于SoC的三相SPWM信号产生系统的总体设计 | 第14-34页 |
·嵌入式微处理器核的选择 | 第14-16页 |
·32位RISC CPU---OpenRISC 1200介绍 | 第16-25页 |
·基于OpenRISC 1200交叉编译环境的实现 | 第18-20页 |
·OpenRISC 1200软核的模拟验证及配置 | 第20-25页 |
a.PC指针的验证 | 第20-21页 |
b.基本指令集的仿真验证 | 第21-23页 |
c.基于最小系统级的验证 | 第23-24页 |
d.论文中对该CPU的配置 | 第24-25页 |
·片上WISHBONE总线控制器的设计与实现 | 第25-31页 |
·总线仲裁器的设计 | 第27-28页 |
·总线译码器的设计 | 第28页 |
·WISHBONE_Connection_Controller的仿真 | 第28-31页 |
·SPWM-SoC系统构架设计 | 第31-33页 |
·系统实现的主要功能 | 第31-32页 |
·系统软硬件结构的划分 | 第32-33页 |
·本章小结 | 第33-34页 |
3 系统硬件设计与实现 | 第34-45页 |
·基于WISHBONE总线的三相SPWM信号产生IP软核的设计 | 第34-37页 |
·sGPIO接口电路模块的设计 | 第37-38页 |
·矩阵键盘接口电路模块的设计 | 第38-39页 |
·WB_MEM的设计 | 第39-42页 |
·WB-RAM模块实现 | 第40-41页 |
·WB-ROM模块实现 | 第41-42页 |
·UART串口模块 | 第42-43页 |
·JTAG调试模块 | 第43-44页 |
·本章小结 | 第44-45页 |
4 系统软件设计与实现 | 第45-51页 |
·软件流程图及其汇编源程序的实现 | 第45-46页 |
·编写链接脚本文件 | 第46-47页 |
·编写Makefile文件 | 第47-49页 |
·二进制可执行BIN文件的产生 | 第49页 |
·固化片上ROM | 第49-50页 |
·本章小结 | 第50-51页 |
5 基于FPGA的软硬件协同的系统级功能验证 | 第51-56页 |
·系统基于FPGA验证平台的搭建 | 第51-52页 |
·超级终端显示界面 | 第52-53页 |
·实测结果 | 第53-54页 |
·误差分析 | 第54-55页 |
·本章小结 | 第55-56页 |
6 总结以及后续的工作 | 第56-58页 |
·总结 | 第56页 |
·后续的工作 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-61页 |
在校学习期间发表的论文 | 第61页 |