X型DSP程序寻址部件的设计与实现
摘要 | 第1-13页 |
ABSTRACT | 第13-14页 |
第一章 绪论 | 第14-18页 |
§1.1 课题研究背景及意义 | 第14-15页 |
§1.2 课题研究的主要内容和成果 | 第15-17页 |
·X型DSP的主要特点 | 第15-16页 |
·本文的主要工作 | 第16-17页 |
§1.3 文章的组织结构 | 第17-18页 |
第二章 X型DSP体系结构概述 | 第18-24页 |
§2.1 X型DSP的组成 | 第18-20页 |
·CPU内核 | 第18-19页 |
·存储器空间 | 第19页 |
·片内外设 | 第19-20页 |
·片上总线 | 第20页 |
§2.2 X型DSP的流水线结构概述 | 第20-22页 |
·X型DSP的流水线结构介绍 | 第20-21页 |
·流水线冲突和插入等待周期 | 第21-22页 |
§2.3 X型DSP的指令集概述 | 第22-24页 |
第三章 程序存储器寻址部件的硬件设计 | 第24-49页 |
§3.1 X型DSP程序存储器寻址概述 | 第24-27页 |
·程序寻址部件的总体结构 | 第24-25页 |
·工作流程 | 第25-26页 |
·程序存储器寻址方式的定义 | 第26-27页 |
§3.2 程序地址产生器PAGEN的设计与实现 | 第27-36页 |
·程序计数器PC | 第27-31页 |
·程序地址缓冲寄存器 | 第31-32页 |
·寄存器设计 | 第32-34页 |
·门控时钟设计 | 第34-36页 |
§3.3 指令寄存器IR模块的设计与实现 | 第36-41页 |
·指令读取 | 第37-38页 |
·指令分离 | 第38-41页 |
§3.4 指令译码器的设计与实现 | 第41-49页 |
·可编程逻辑阵列 | 第41-43页 |
·指令译码器总体结构 | 第43页 |
·与阵列字线译码单元 | 第43-44页 |
·与阵列位线预冲和或阵列字线控制 | 第44-45页 |
·或阵列位线预充和数据读出电路 | 第45-46页 |
·全局时钟控制单元 | 第46-49页 |
第四章 程序存储器寻址方式的设计与实现 | 第49-69页 |
§4.1 分支操作的实现 | 第49-57页 |
·跳转操作 | 第49-50页 |
·子程序调用操作 | 第50-51页 |
·返回操作 | 第51-52页 |
·条件分支 | 第52-56页 |
·分支延迟槽 | 第56-57页 |
§4.2 单指令重复操作的实现 | 第57-61页 |
·重复计数器RC | 第58-59页 |
·自减-逻辑 | 第59-61页 |
§4.3 指令块重复操作的实现 | 第61-63页 |
·指令块重复操作的控制逻辑 | 第61-62页 |
·比较器的设计 | 第62-63页 |
§4.4 中断操作的实现 | 第63-69页 |
·中断操作的控制逻辑 | 第63-65页 |
·中断确认及优先级判定逻辑 | 第65-67页 |
·中断向量地址产生电路 | 第67页 |
·复位操作 | 第67-69页 |
第五章 功能验证 | 第69-80页 |
§5.1 验证方案 | 第69-70页 |
§5.2 各种程序寻址操作的验证 | 第70-80页 |
·分支操作的验证 | 第70-75页 |
·单指令重复操作的验证 | 第75-76页 |
·指令块重复操作的验证 | 第76-77页 |
·中断操作的验证 | 第77-80页 |
第六章 结束语 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
作者在学期间取得的学术成果 | 第84页 |