摘要 | 第1-6页 |
ABSTRACT | 第6-12页 |
第一章 绪论 | 第12-30页 |
·课题的研究背景及意义 | 第12-22页 |
·可重构技术的起源——可重构计算 | 第12-14页 |
·可重构技术的分类及特点 | 第14-18页 |
·可重构技术的应用 | 第18-22页 |
·可重构技术的研究现状 | 第22-26页 |
·本文所要研究的主要内容及大纲 | 第26-30页 |
第二章 动态局部自重构技术的实现 | 第30-64页 |
·可重构技术实现与应用的硬件平台——FPGA | 第30-37页 |
·FPGA的可编程原理及其常规设计流程 | 第30-33页 |
·支持动态局部重构技术FPGA的性能要求 | 第33-34页 |
·本文中使用的Virtex-ⅡPro系列FPGA的特点 | 第34-37页 |
·传统的动态局部重构技术 | 第37-44页 |
·基于差异的可重构技术 | 第37-39页 |
·基于比特流的可重构技术 | 第39-40页 |
·基于模块的可重构技术 | 第40-44页 |
·一种改进的基于模块的动态局部自重构技术 | 第44-64页 |
·改进的基于模块的局部重构技术的设计流程 | 第44-49页 |
·动态局部自重构的实现 | 第49-53页 |
·基于FPGA的动态局部自重构片上系统的实现 | 第53-61页 |
·动态局部自重构技术的优势 | 第61-64页 |
第三章 动态局部重构系统中模块重定位技术的研究 | 第64-78页 |
·模块重定位技术中的几个关键问题及解决方案 | 第64-75页 |
·模块重定位前比特流文件的获取 | 第66-67页 |
·Virtex-Ⅱ Pro系列FPGA的位流文件的格式及特点 | 第67-71页 |
·模块重定位过程中位流文件的解析、计算及置换 | 第71-74页 |
·模块重定位后的时钟及通信问题 | 第74-75页 |
·模块重定位技术在Virtex-Ⅱ Pro系列FPGA上实现时待解决的问题 | 第75-78页 |
第四章 总结与展望 | 第78-86页 |
·结论 | 第78页 |
·未来的研究方向 | 第78-86页 |
·可重构技术中的调度管理及控制问题研究 | 第78-80页 |
·在Virtex-4系列FPGA中模块重定位技术的研究 | 第80-82页 |
·模块重定位技术研究的进一步拓展 | 第82-83页 |
·通过位流回读技术来进行监测和检错的研究 | 第83-86页 |
参考文献 | 第86-90页 |
致谢 | 第90-92页 |
研究成果及发表的学术论文 | 第92-94页 |
作者及导师简介 | 第94-95页 |
北京化工大学硕士研究生学位论文答辩委员会决议书 | 第95-96页 |