嵌入式MIPS微处理器设计
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第1章 引言 | 第9-13页 |
| ·课题研究的目的和意义 | 第9-10页 |
| ·微处理器的研究现状 | 第10-11页 |
| ·论文的主要工作 | 第11页 |
| ·论文的结构安排 | 第11-13页 |
| 第2章 微处理器关键技术介绍 | 第13-25页 |
| ·引言 | 第13页 |
| ·冯?诺伊曼结构和哈佛结构 | 第13-14页 |
| ·CISC 和RISC | 第14-15页 |
| ·并行设计技术 | 第15-16页 |
| ·高速缓存(Cache) | 第16-21页 |
| ·Cache 的原理 | 第16页 |
| ·Cache 的寻址方式 | 第16-17页 |
| ·Cache 的组织形式 | 第17-19页 |
| ·Cache 的写策略 | 第19-20页 |
| ·Cache 的替换策略 | 第20-21页 |
| ·低功耗 | 第21-23页 |
| ·数据安全 | 第23-25页 |
| 第3章 MIPS32TM 体系结构 | 第25-31页 |
| ·引言 | 第25页 |
| ·寄存器组织 | 第25-26页 |
| ·数据存储格式 | 第26页 |
| ·MIPS32TM 指令类型 | 第26-29页 |
| ·MIPS32TM 的交叉编译 | 第29-31页 |
| 第4章 MIPS 微处理器的整体结构设计 | 第31-35页 |
| ·引言 | 第31页 |
| ·MIPS 微处理器的整体结构设计 | 第31-32页 |
| ·AMBA 总线介绍 | 第32-35页 |
| 第5章 MIPS 微处理器core 的设计 | 第35-49页 |
| ·引言 | 第35页 |
| ·传统五级流水线的分析 | 第35-37页 |
| ·本文的流水线设计方案 | 第37-38页 |
| ·流水线冲突及其处理 | 第38-41页 |
| ·资源冲突 | 第38-39页 |
| ·数据冲突 | 第39-40页 |
| ·控制冲突 | 第40-41页 |
| ·MIPS 微处理器core 各主要模块的设计 | 第41-49页 |
| ·IF 模块的设计 | 第41-42页 |
| ·ID 模块的设计 | 第42-43页 |
| ·RF 模块的设计 | 第43-45页 |
| ·EX 模块的设计 | 第45-46页 |
| ·MEM 模块的设计 | 第46页 |
| ·WB 和寄存器堆模块的设计 | 第46-47页 |
| ·旁路模块的设计 | 第47-49页 |
| 第6章 MIPS 微处理器的Cache 设计 | 第49-63页 |
| ·引言 | 第49页 |
| ·基本Cache 的设计 | 第49-53页 |
| ·Cache 的架构 | 第49-51页 |
| ·Cache 的状态机设计 | 第51-53页 |
| ·Cache 面临的安全性问题 | 第53-55页 |
| ·旁路攻击原理 | 第53-54页 |
| ·现有解决方法及存在的问题 | 第54-55页 |
| ·低功耗安全性Cache 的设计 | 第55-57页 |
| ·Cache 的整体结构 | 第55-56页 |
| ·Cache 的运行过程 | 第56-57页 |
| ·Cache 性能的评估 | 第57-63页 |
| ·测试平台 | 第57-58页 |
| ·缺失率分析 | 第58-59页 |
| ·功耗分析 | 第59页 |
| ·关键路径 | 第59-60页 |
| ·安全性分析 | 第60-63页 |
| 第7章 MIPS 微处理器的验证 | 第63-69页 |
| ·验证策略 | 第63页 |
| ·验证工具介绍 | 第63-65页 |
| ·验证方案 | 第65-66页 |
| ·验证流程 | 第66-68页 |
| ·验证结果 | 第68-69页 |
| 第8章 总结与展望 | 第69-71页 |
| 参考文献 | 第71-75页 |
| 致谢 | 第75-76页 |
| 个人简历、在学期间发表的学术论文与研究成果 | 第76页 |