摘要 | 第9-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第12-18页 |
1.1 课题研究的背景及意义 | 第12-13页 |
1.2 国内外研究现状 | 第13-16页 |
1.2.1 高层综合研究现状 | 第13-15页 |
1.2.2 连通域标记算法研究现状 | 第15-16页 |
1.3 论文主要工作及结构安排 | 第16-18页 |
第二章 连通域标记算法研究 | 第18-36页 |
2.1 引言 | 第18页 |
2.2 算法映射过程 | 第18-23页 |
2.2.1 分解技术 | 第19-20页 |
2.2.2 DFG优化技术 | 第20-23页 |
2.3 连通域标记算法分析 | 第23-29页 |
2.3.1 连通域标记算法概述 | 第23-24页 |
2.3.2 典型连通域标记算法分析 | 第24-29页 |
2.4 并行连通域标记算法设计 | 第29-33页 |
2.4.1 图像初步标记 | 第31-32页 |
2.4.2 等价关系整理 | 第32-33页 |
2.4.3 标号替换 | 第33页 |
2.5 仿真实验结果与分析 | 第33-35页 |
2.6 本章小结 | 第35-36页 |
第三章 基于高层综合的连通域标记算法的硬件加速设计 | 第36-49页 |
3.1 引言 | 第36-37页 |
3.2 基于CATAPULT C综合的设计方法 | 第37-41页 |
3.2.1 基于Catapult C的设计流程 | 第37-38页 |
3.2.2 C/C++描述到RTL级描述的映射 | 第38-39页 |
3.2.3 优化的设计风格 | 第39-41页 |
3.3 连通域标记算法C综合 | 第41-45页 |
3.3.1 连通域标记算法C代码的调整 | 第41-42页 |
3.3.2 接口设置 | 第42-43页 |
3.3.3 算法架构分析 | 第43-45页 |
3.4 RTL代码仿真验证及综合 | 第45-48页 |
3.4.1 连通域标记算法功能验证与时序仿真 | 第46-47页 |
3.4.2 综合结果分析 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第四章 连通域标记算法映射空间的探索与优化 | 第49-66页 |
4.1 引言 | 第49页 |
4.2 高层综合优化分析 | 第49-50页 |
4.3 连通域标记算法映射空间探索 | 第50-61页 |
4.3.1 图像初步标记模块的映射空间探索 | 第53-56页 |
4.3.2 等价标号处理模块的映射空间探索 | 第56-59页 |
4.3.3 标号替换模块的映射空间探索 | 第59-61页 |
4.4 实验结果分析 | 第61-65页 |
4.4.1 RTL代码时序仿真与逻辑综合结果分析 | 第61-63页 |
4.4.2 不同输入图像验证 | 第63-65页 |
4.5 本章小结 | 第65-66页 |
第五章 结束语 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-73页 |
作者攻读硕士期间的学术成果 | 第73页 |