首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

超高速采样保持电路的研究与设计

致谢第7-8页
摘要第8-9页
ABSTRACT第9页
第一章 绪论第15-19页
    1.1 研究背景与意义第15页
    1.2 THC国内外研究现状第15-17页
    1.3 论文的主要工作及结构安排第17-19页
第二章 ADC与采样保持电路的基本原理第19-37页
    2.1 高速、高精度AlDC第19-25页
        2.1.1 高速ADC的结构第19-23页
        2.1.2 高精度ADC的结构第23-25页
        2.1.3 高速高精度ADC的选择第25页
    2.2 采样保持电路的工作原理及性能指标第25-28页
        2.2.1 采样保持电路的工作原理第25-26页
        2.2.2 采样保持电路的性能指标第26-28页
    2.3 采样保持电路的时域和频域分析第28-30页
    2.4 采样保持电路的结构选择第30-31页
        2.4.1 开环结构第30-31页
        2.4.2 闭环结构第31页
    2.5 采样保持电路中的非理想因素分析第31-37页
        2.5.1 噪声第32页
        2.5.2 失配第32-37页
第三章 超高速采样保持电路的设计第37-67页
    3.1 整体电路结构第37-38页
    3.2 时序设计第38-40页
    3.3 采样开关和采样电容的选取第40-49页
        3.3.1 mos管的导通电阻第40-42页
        3.3.2 栅压自举开关第42-45页
        3.3.3 电荷注入效应及抑制方法第45-48页
        3.3.4 时钟馈通效应及抑制方法第48-49页
        3.3.5 采样电容的选取第49页
    3.4 缓冲器设计第49-58页
        3.4.1 输入缓冲器第49-55页
        3.4.2 级间缓冲器第55-58页
    3.5 手动校准失调补偿技术第58-60页
    3.6 电荷泵设计第60-63页
        3.6.1 正电压电荷泵第60-62页
        3.6.2 负电压电荷泵第62-63页
    3.7 复位电路第63-65页
        3.7.1 超高速采样的复位第63-64页
        3.7.2 复位电路的设计第64-65页
    3.8 小结第65-67页
第四章 采样保持电路的仿真第67-71页
    4.1 采样保持电路的时域仿真第67页
    4.2 采样保持电路的频域仿真第67-71页
        4.2.1 单通道频域仿真第67-68页
        4.2.2 两通道的频域仿真第68-69页
        4.2.3 校准前后的频域仿真第69页
        4.2.4 采样保持电路的-3dB带宽仿真第69-70页
        4.2.5 采样保持电路的总体指标第70-71页
第五章 总结与展望第71-73页
    5.1 论文工作总结第71页
    5.2 展望第71-73页
参考文献第73-78页
攻读硕士学位期间的学术活动及成果情况第78页

论文共78页,点击 下载论文
上一篇:协同缓解电路NBTI效应与泄漏功耗技术研究
下一篇:基于多孔硅牺牲层的MEMS电容式压力传感器研究