| 摘要 | 第1-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-21页 |
| ·本课题研究的背景与意义 | 第11-12页 |
| ·DSP特点和发展历程 | 第12-13页 |
| ·浮点算术逻辑部件的相关研究 | 第13-18页 |
| ·IEEE-754 浮点运算标准说明 | 第13-15页 |
| ·相关部件的研究 | 第15-18页 |
| ·本课题研究的主要内容 | 第18-19页 |
| ·论文的组织结构 | 第19-21页 |
| 第二章 X-DSP SIMD浮点算术逻辑部件的总体设计 | 第21-32页 |
| ·X-DSP 内核结构 | 第21-23页 |
| ·运算部件总体结构设计 | 第23-26页 |
| ·标量运算单元SPU简介 | 第23-24页 |
| ·向量运算单元VPU简介 | 第24-26页 |
| ·浮点算术逻辑部件总体设计 | 第26-31页 |
| ·浮点算术逻辑部件总体结构及功能 | 第26-27页 |
| ·浮点算术逻辑部件指令设计 | 第27-30页 |
| ·浮点部件控制寄存器的设计 | 第30-31页 |
| ·本章小结 | 第31-32页 |
| 第三章 X-DSP SIMD浮点算术逻辑部件详细设计 | 第32-52页 |
| ·支持SIMD的 64 位高速浮点算术逻辑部件结构 | 第32-38页 |
| ·短周期指令模块的实现结构 | 第32-34页 |
| ·转换指令模块的实现结构 | 第34-36页 |
| ·浮点加减指令模块的实现结构 | 第36-38页 |
| ·浮点算术逻辑部件的设计优化 | 第38-42页 |
| ·浮点算术逻辑部件的逻辑复制优化策略 | 第39页 |
| ·浮点算术逻辑部件的流水线优化策略 | 第39页 |
| ·浮点指令之间的资源分配优化策略 | 第39-42页 |
| ·关键部件的设计与实现 | 第42-50页 |
| ·加法器的设计 | 第42-45页 |
| ·移位器的设计 | 第45-47页 |
| ·带有纠错树的前导 1 预测模块的设计 | 第47-50页 |
| ·本章小结 | 第50-52页 |
| 第四章 X-DSP SIMD浮点算术逻辑部件的验证 | 第52-63页 |
| ·功能模拟验证概述 | 第52-54页 |
| ·功能验证的目的 | 第52-53页 |
| ·功能验证的方法 | 第53页 |
| ·功能验证的流程 | 第53-54页 |
| ·基于软件方法的模块级指令模拟器的设计 | 第54-55页 |
| ·浮点算术逻辑部件的验证 | 第55-61页 |
| ·验证方案 | 第55-56页 |
| ·验证实施 | 第56-61页 |
| ·本章小结 | 第61-63页 |
| 第五章 X-DSP SIMD浮点算术逻辑部件的综合 | 第63-72页 |
| ·逻辑综合概述 | 第63页 |
| ·综合的策略与优化 | 第63-66页 |
| ·综合策略 | 第64页 |
| ·综合优化 | 第64-66页 |
| ·浮点算术逻辑部件的综合优化结果 | 第66-71页 |
| ·子模块的综合 | 第66-69页 |
| ·FALU部件的综合结果及分析 | 第69-71页 |
| ·本章小结 | 第71-72页 |
| 第六章 结束语 | 第72-75页 |
| ·论文工作总结 | 第72-73页 |
| ·未来研究展望 | 第73-75页 |
| 致谢 | 第75-77页 |
| 参考文献 | 第77-81页 |
| 作者在学期间取得的学术成果 | 第81页 |