多线程微处理器指令双发射结构的设计与实现
表目录 | 第1-7页 |
图目录 | 第7-9页 |
摘要 | 第9-10页 |
ABSTRACT | 第10-11页 |
第一章 绪论 | 第11-17页 |
·课题研究背景 | 第11-14页 |
·提高单线程性能的意义 | 第11-12页 |
·指令级并行技术 | 第12-13页 |
·线程级并行技术 | 第13-14页 |
·论文的主要工作 | 第14-15页 |
·本文的组织结构 | 第15-17页 |
第二章 T2 微处理器核概述 | 第17-25页 |
·总体结构 | 第17-18页 |
·取指部件 | 第18-23页 |
·取指单元 | 第19-20页 |
·发射单元 | 第20-21页 |
·译码单元 | 第21-23页 |
·单线程性能分析 | 第23-24页 |
·本章小结 | 第24-25页 |
第三章 指令双发射结构的设计 | 第25-41页 |
·指令双发射结构的总体设计 | 第25页 |
·发射单元的设计 | 第25-37页 |
·线程组内调度策略 | 第26-27页 |
·线程组间调度策略 | 第27-28页 |
·译码部件 | 第28页 |
·指令控制部件 | 第28-37页 |
·译码单元的设计 | 第37-40页 |
·资源相关 | 第37-40页 |
·本章小结 | 第40-41页 |
第四章 功能验证与性能评估方案 | 第41-53页 |
·功能验证方案 | 第41-50页 |
·验证平台 | 第42-46页 |
·测试程序 | 第46-50页 |
·性能评估方案 | 第50-52页 |
·本章小结 | 第52-53页 |
第五章 功能验证与性能评估结果分析 | 第53-68页 |
·功能验证结果分析 | 第53-63页 |
·发射单元的功能验证 | 第53-61页 |
·译码单元的功能验证 | 第61-63页 |
·性能评估结果分析 | 第63-67页 |
·前瞻使能 | 第63-65页 |
·前瞻不使能 | 第65-67页 |
·本章小结 | 第67-68页 |
第六章 结束语 | 第68-70页 |
·课题工作总结 | 第68页 |
·未来工作展望 | 第68-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-75页 |
作者在学期间取得的学术成果 | 第75页 |