| 摘要 | 第1-5页 |
| Abstract | 第5-10页 |
| 第1章 绪论 | 第10-18页 |
| ·课题的研究背景和意义 | 第10-11页 |
| ·国内外现况与发展趋势 | 第11-14页 |
| ·国外数字接收机研究发展概况 | 第12-13页 |
| ·国内数字接收机研究发展概况 | 第13-14页 |
| ·本课题研究内容 | 第14-16页 |
| ·论文安排 | 第16-18页 |
| 第2章 中频数字化的相关理论 | 第18-29页 |
| ·采样定理 | 第18-19页 |
| ·Nyquist采样定理 | 第18页 |
| ·带通采样定理 | 第18-19页 |
| ·数字信号的正交变换理论 | 第19-24页 |
| ·正交变换 | 第19-21页 |
| ·正交变换的方法 | 第21-23页 |
| ·数字混频 | 第23-24页 |
| ·数据降速处理 | 第24-28页 |
| ·整数倍抽取 | 第24-26页 |
| ·多相滤波结构 | 第26-28页 |
| ·本章小结 | 第28-29页 |
| 第3章 基于FPGA的正交解调接收机设计与实现 | 第29-42页 |
| ·FPGA概述 | 第29-30页 |
| ·FPGA在DSP应用中的优势 | 第30页 |
| ·Virtex-Ⅱ系列FPGA简介 | 第30-31页 |
| ·FPGA开发过程 | 第31-32页 |
| ·数字信号的正交变换 | 第32-35页 |
| ·引言 | 第32-33页 |
| ·含抽取的正交解调接收机的优化 | 第33-34页 |
| ·含抽取的正交解调接收机的最优结构 | 第34-35页 |
| ·设计实例仿真 | 第35-41页 |
| ·正交解调频谱分析 | 第35-36页 |
| ·NCO的实现 | 第36-37页 |
| ·抽取滤波器设计 | 第37-38页 |
| ·FPGA的实现 | 第38-41页 |
| ·本章小结 | 第41-42页 |
| 第4章 基于FPGA的FFT处理器设计 | 第42-68页 |
| ·引言 | 第42页 |
| ·FFT实现方案的选择 | 第42-43页 |
| ·算法选择 | 第42-43页 |
| ·FFT处理器的硬件结构选择 | 第43页 |
| ·高速流水线工作方式FFT的实现方案及Matlab仿真 | 第43-49页 |
| ·FFT的流水线工作原理 | 第43-44页 |
| ·256 点FFT的流水线工作实现方案 | 第44-47页 |
| ·256 点FFT的流水线工作实现的Matlab仿真 | 第47-49页 |
| ·256 点高速流水线方式FFT的FPGA设计及实现 | 第49-61页 |
| ·蝶形运算单元的实现 | 第49-52页 |
| ·地址产生及控制单元的实现 | 第52-61页 |
| ·数据存储单元的实现 | 第61页 |
| ·流水线工作256 点FFT系统实现 | 第61-62页 |
| ·FFT仿真测试 | 第62-65页 |
| ·FFT误差分析 | 第65-66页 |
| ·碟形运算统计模型 | 第65-66页 |
| ·FFT乘法运算量化误差 | 第66页 |
| ·IFFT的实现 | 第66-67页 |
| ·本章小结 | 第67-68页 |
| 第5章 系统控制与总体设计 | 第68-73页 |
| ·系统其他重要模块设计 | 第68-70页 |
| ·时钟模块设计 | 第68-69页 |
| ·128 点到256 点转接模块 | 第69-70页 |
| ·系统总体及控制的设计实现 | 第70-72页 |
| ·系统总体设计 | 第70-71页 |
| ·总体控制模块的实现 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 结论 | 第73-75页 |
| 参考文献 | 第75-78页 |
| 攻读学位期间发表的学术论文 | 第78-80页 |
| 致谢 | 第80-81页 |
| 个人简历 | 第81页 |