基于CCSDS图像压缩算法的(9,7)小波算法架构设计及FPGA实现
摘要 | 第1-4页 |
Abstract | 第4-11页 |
第1章 绪论 | 第11-17页 |
·课题的目的与意义 | 第11-12页 |
·图像压缩算法的国内外情况及发展 | 第12-15页 |
·图像压缩国际标准算法介绍 | 第12-13页 |
·图像压缩的发展前景 | 第13-15页 |
·本文的主要工作 | 第15页 |
·论文主要创新点 | 第15页 |
·论文章节安排 | 第15-17页 |
第2章 CCSDS图像压缩标准介绍 | 第17-35页 |
·图像数据压缩理论 | 第17-18页 |
·CCSDS图像压缩算法 | 第18-33页 |
·9/7 整数小波变换 | 第19页 |
·位平面编码(BPE) | 第19-32页 |
·算法性能分析及比较 | 第32-33页 |
·本章小结 | 第33-35页 |
第3章 图像压缩中的小波基础理论 | 第35-48页 |
·小波变换简介 | 第35-37页 |
·小波变换的优点 | 第37-38页 |
·提升算法 | 第38-40页 |
·传统滤波器的提升算法构造 | 第40-41页 |
·整数提升小波变换 | 第41-44页 |
·三级9/7 小波的提升算法 | 第44-47页 |
·本章小结 | 第47-48页 |
第4章 (9,7)整数小波硬件架构设计 | 第48-57页 |
·小波变换硬件架构设计目标 | 第48页 |
·硬件架构方案的确定 | 第48-53页 |
·第三种小波变换硬件架构的设计 | 第53-56页 |
·接口模块 | 第53页 |
·存储模块 | 第53-54页 |
·运算模块 | 第54-55页 |
·控制模块 | 第55-56页 |
·本章小结 | 第56-57页 |
第5章 FPGA实验板及硬件电路的设计 | 第57-68页 |
·核心控制单元的选择 | 第57-59页 |
·硬件电路系统设计 | 第59-60页 |
·各功能模块电路设计 | 第60-66页 |
·接口模块的设计 | 第60-62页 |
·存储模块的设计 | 第62-63页 |
·E2PROM模块的设计 | 第63-66页 |
·原理样机PCB | 第66-67页 |
·本章小结 | 第67-68页 |
第6章 小波变换的FPGA芯片仿真及验证 | 第68-75页 |
·小波变换系统的逻辑代码设计 | 第68-70页 |
·运算模块的逻辑设计 | 第68-69页 |
·控制模块的逻辑设计 | 第69-70页 |
·系统芯片的仿真测试过程 | 第70-71页 |
·子模块的仿真测试 | 第70页 |
·整个系统的仿真测试 | 第70-71页 |
·系统芯片的综合结果 | 第71-73页 |
·验证结果比较 | 第73-74页 |
·本章小结 | 第74-75页 |
第7章 总结和展望 | 第75-77页 |
·总结 | 第75-76页 |
·课题的发展前景 | 第76-77页 |
参考文献 | 第77-80页 |
硕士期间以第一作者身份发表的文章 | 第80-81页 |
致谢 | 第81-82页 |