| 第1章 绪论 | 第1-12页 |
| ·信号完整性问题的提出 | 第7页 |
| ·课题研究的目的及意义 | 第7-8页 |
| ·信号完整性问题的国内外研究现状 | 第8-10页 |
| ·本课题的提出及主要内容 | 第10-12页 |
| 第2章 高速电路信号完整性基本问题 | 第12-39页 |
| ·高速信号的定义 | 第12页 |
| ·传输线理论 | 第12-19页 |
| ·传输线的物理模型 | 第13-15页 |
| ·传输线的特性参数 | 第15-17页 |
| ·传输线的分类 | 第17-19页 |
| ·典型信号完整性的噪声问题 | 第19-37页 |
| ·反射(Reflection Noise)分析 | 第21-28页 |
| ·反射产生的原因 | 第22-24页 |
| ·消除反射的端接方法 | 第24-27页 |
| ·上升时间变化的反射仿真分析 | 第27-28页 |
| ·串扰(Crosstalk Noise)分析 | 第28-34页 |
| ·串扰产生的原因 | 第28-33页 |
| ·串扰最小化的方法 | 第33-34页 |
| ·同步开关噪声(SSN) | 第34-37页 |
| ·地弹噪声产生的原因 | 第35-36页 |
| ·改善地弹噪声的措施 | 第36-37页 |
| ·信号完整性、电源完整性及EMC相互关系 | 第37-39页 |
| 第3章 信号完整性仿真方法 | 第39-46页 |
| ·信号完整性仿真工具 | 第39-40页 |
| ·SPECCTRAQuest仿真工具 | 第39-40页 |
| ·高速PCB仿真的发展趋势 | 第40页 |
| ·信号完整性仿真模型 | 第40-44页 |
| ·SPICE仿真模型 | 第41页 |
| ·IBIS仿真模型 | 第41-44页 |
| ·IBIS模型构成 | 第41-42页 |
| ·IBIS模型的优缺点 | 第42-44页 |
| ·Verilog-AMS和VHDL-AMS仿真模型 | 第44页 |
| ·基于信号完整性分析的高速PCB设计方法 | 第44-46页 |
| 第4章 嵌入式网络视频监控系统硬件结构 | 第46-53页 |
| ·系统概述 | 第46-47页 |
| ·系统特性 | 第47-51页 |
| ·关键网络 | 第51-53页 |
| 第5章 信号完整性设计及仿真 | 第53-66页 |
| ·设计前准备 | 第53页 |
| ·阻抗控制和叠层设计 | 第53-55页 |
| ·布局及布线前仿真 | 第55-63页 |
| ·嵌入式系统PCB布局 | 第55页 |
| ·布线拓扑结构 | 第55-60页 |
| ·串扰分析 | 第60-61页 |
| ·时序考虑 | 第61-63页 |
| ·规则约束设计 | 第63页 |
| ·布线后拓扑结构提取及验证 | 第63-66页 |
| 结论与展望 | 第66-68页 |
| 致谢 | 第68-69页 |
| 参考文献 | 第69-72页 |
| 攻读硕士学位期间发表的论文 | 第72-73页 |
| 附录Ⅰ 不同逻辑家族的电平转换标准(单位V) | 第73-74页 |
| 附录Ⅱ 电路板理想传输线等效电路模型计算 | 第74-75页 |
| 附录Ⅲ 嵌入式网络视频监控PCB布局图 | 第75页 |