多通道通用数据采集系统的设计与实现
| 第1章 绪论 | 第1-14页 |
| ·引言 | 第9-11页 |
| ·数据采集系统中芯片的发展 | 第11-12页 |
| ·模拟IC的发展 | 第11页 |
| ·数字IC的发展 | 第11-12页 |
| ·论文研究内容 | 第12-13页 |
| ·论文结构 | 第13-14页 |
| 第2章 多路数据采集系统 | 第14-29页 |
| ·系统总体说明 | 第14页 |
| ·系统指标及总体结构 | 第14-17页 |
| ·系统功能 | 第15页 |
| ·系统技术指标 | 第15-16页 |
| ·系统总体结构 | 第16-17页 |
| ·器件的选择 | 第17-27页 |
| ·数字信号处理器(DSP)概述 | 第17-20页 |
| ·现场可编程门阵列(FPGA)概述 | 第20-23页 |
| ·IDE磁盘阵列接口 | 第23-25页 |
| ·USB2.0总线概述 | 第25-27页 |
| ·本章小结 | 第27-29页 |
| 第3章 硬件电路设计 | 第29-55页 |
| ·概述 | 第29页 |
| ·前端模拟电路的设计 | 第29-37页 |
| ·放大电路的设计 | 第30-31页 |
| ·滤波电路的设计 | 第31-35页 |
| ·A/D转换电路的设计 | 第35-36页 |
| ·二级数据缓冲电路的设计 | 第36-37页 |
| ·主控制电路的设计 | 第37-48页 |
| ·DSP与FPGA接口设计 | 第38-39页 |
| ·FPGA与IDE磁盘阵列、USB2.0接口设计 | 第39-42页 |
| ·FPGA与前端模拟电路接口设计 | 第42-44页 |
| ·FPGA与液晶显示电路接口设计 | 第44-47页 |
| ·FPGA与键盘电路的接口设计 | 第47-48页 |
| ·DSP的外部程序存储器接口设计 | 第48-52页 |
| ·FLASH简介 | 第48-50页 |
| ·接口设计 | 第50-52页 |
| ·DSP的外部数据存储器接口设计 | 第52-54页 |
| ·本章小结 | 第54-55页 |
| 第4章 FPGA与CPLD的逻辑设计 | 第55-72页 |
| ·VHDL语言 | 第55-58页 |
| ·VHDL设计流程 | 第55-57页 |
| ·VHDL语言优化设计方法 | 第57-58页 |
| ·EPF10K50E的逻辑设计 | 第58-68页 |
| ·FPGA与DSP之间的内部逻辑设计 | 第59-61页 |
| ·FPGA与CPLD之间接口的内部逻辑设计 | 第61-63页 |
| ·FPGA与液晶显示控制器接口的内部逻辑设计 | 第63-64页 |
| ·FPGA与键盘控制器接口的内部逻辑设计 | 第64-67页 |
| ·FPGA与数据传输接口的内部逻辑设计 | 第67-68页 |
| ·EPM7256A的逻辑设计 | 第68-71页 |
| ·本章小结 | 第71-72页 |
| 第5章 系统软件设计 | 第72-88页 |
| ·引言 | 第72页 |
| ·DSP软件设计 | 第72-81页 |
| ·DSP内存单元的分配 | 第72-73页 |
| ·主控制程序 | 第73-75页 |
| ·系统参数计算子程序 | 第75-78页 |
| ·液晶显示器管理子程序 | 第78-79页 |
| ·系统采样管理子程序 | 第79-80页 |
| ·键盘子程序 | 第80-81页 |
| ·软件引导模式 | 第81-87页 |
| ·引言 | 第81-82页 |
| ·BOOTLOADER引导模式选择 | 第82-84页 |
| ·标准并行引导模式 | 第84-85页 |
| ·引导表的建立 | 第85-87页 |
| ·本章小结 | 第87-88页 |
| 结论 | 第88-90页 |
| 参考文献 | 第90-94页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第94-95页 |
| 致谢 | 第95-96页 |
| 附录A 数据采集系统的PCB板 | 第96-97页 |