基于DA算法的FIR数字滤波器设计及其FPGA实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 引言 | 第8-10页 |
| ·课题研究的背景和意义 | 第8页 |
| ·研究现状 | 第8-9页 |
| ·本文研究的内容和编排 | 第9-10页 |
| 第2章 FIR滤波器的设计基础 | 第10-19页 |
| ·基本原理 | 第10-11页 |
| ·实现结构 | 第11-16页 |
| ·线性相位结构 | 第12-13页 |
| ·多相分解结构 | 第13-16页 |
| ·设计流程 | 第16-19页 |
| ·系数设计 | 第17页 |
| ·硬件实现 | 第17-19页 |
| 第3章 Altera FPGA与开发工具 | 第19-30页 |
| ·FPGA及其设计规则 | 第19-27页 |
| ·Altera Stratix II器件 | 第19-21页 |
| ·基于FPGA的设计流程 | 第21-24页 |
| ·设计原则 | 第24-25页 |
| ·设计思想与技巧 | 第25-27页 |
| ·硬件描述语言Veriolg | 第27-28页 |
| ·Veriolg简介 | 第27页 |
| ·用Veriolg实现数字系统的优点 | 第27-28页 |
| ·开发工具Quartus II | 第28-30页 |
| 第4章 基于DA算法FIR滤波器的FPGA实现 | 第30-36页 |
| ·分布式算法 | 第30-32页 |
| ·DA查找表的分割 | 第32页 |
| ·新的DA实现方法 | 第32-36页 |
| ·提高处理速度 | 第32-34页 |
| ·减少硬件资源 | 第34-36页 |
| 第5章 设计实例及实验结果分析 | 第36-44页 |
| ·设计指标及系数提取 | 第36-37页 |
| ·设计指标 | 第36页 |
| ·系数提取 | 第36-37页 |
| ·硬件实现设计实例 | 第37-42页 |
| ·硬件实现的总体结构 | 第37-38页 |
| ·查找表的Veriolg程序设计 | 第38-39页 |
| ·DA算法的实现 | 第39-42页 |
| ·本文算法的推广 | 第42-44页 |
| 第6章 工作总结与展望 | 第44-45页 |
| ·工作总结 | 第44页 |
| ·展望 | 第44-45页 |
| 参考文献 | 第45-48页 |
| 致谢 | 第48-49页 |
| 附录A:个人简历 | 第49-50页 |
| 附录B:攻读硕士学位期间发表的学术文 | 第50-51页 |
| 附录C:所用符号对照表 | 第51-52页 |
| 附录D:论文中的用图 | 第52-53页 |
| 附录E:论文中的用表 | 第53页 |