基于编码的片上网络数据传输可靠性研究与设计
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-11页 |
| 第一章 绪论 | 第11-17页 |
| ·片上网络通信的可靠性问题 | 第11-12页 |
| ·片上网络通信可靠性的研究内容 | 第12-13页 |
| ·故障分类与建模 | 第12页 |
| ·容错对象与方式 | 第12-13页 |
| ·编码方案 | 第13页 |
| ·国内外研究现状 | 第13-15页 |
| ·国外相关研究 | 第13-14页 |
| ·国内相关研究 | 第14-15页 |
| ·课题背景和研究内容 | 第15-16页 |
| ·课题背景 | 第15页 |
| ·研究内容 | 第15-16页 |
| ·论文的组织结构 | 第16-17页 |
| 第二章 可靠性研究的关键技术与基础 | 第17-24页 |
| ·网络拓扑结构 | 第17-18页 |
| ·交换机制 | 第18-19页 |
| ·容错机制 | 第19-21页 |
| ·前向纠错 | 第19页 |
| ·检错重传 | 第19-21页 |
| ·容错路由算法 | 第21-22页 |
| ·故障模型 | 第22页 |
| ·错误控制编码 | 第22-24页 |
| ·线性编码的定义 | 第22-23页 |
| ·常用线性编码 | 第23-24页 |
| 第三章 针对瞬时故障的容错机制研究与设计 | 第24-48页 |
| ·数据包格式定义 | 第24-25页 |
| ·点到点检错重传容错路由器设计与实现 | 第25-36页 |
| ·点到点检错重传路由器的模块划分 | 第25-27页 |
| ·端口控制器设计 | 第27-29页 |
| ·数据缓冲区 | 第29-30页 |
| ·编/解码器设计 | 第30-31页 |
| ·重传缓冲区 | 第31页 |
| ·状态控制器设计 | 第31-33页 |
| ·路由计算模块设计 | 第33-34页 |
| ·仲裁器设计 | 第34-35页 |
| ·交换开关 | 第35-36页 |
| ·端到端检错重传容错路由器设计与实现 | 第36-42页 |
| ·端到端检错重传路由器的模块划分 | 第36-37页 |
| ·本地输入、输出端口总体设计 | 第37-38页 |
| ·编码与重传控制器设计 | 第38-40页 |
| ·解码控制器设计 | 第40-42页 |
| ·检错重传机制容错能力验证与性能分析 | 第42-48页 |
| ·容错能力验证 | 第42-44页 |
| ·平均延时分析 | 第44-46页 |
| ·功耗开销分析 | 第46-47页 |
| ·面积开销分析 | 第47-48页 |
| 第四章 片上网络可靠性编码的研究与设计 | 第48-58页 |
| ·串扰问题与解决方案 | 第48-50页 |
| ·串扰模型 | 第48-49页 |
| ·物理层的解决方法 | 第49页 |
| ·基于编码的解决方法 | 第49-50页 |
| ·CAC 码与可靠性编码的结合 | 第50-51页 |
| ·联合编码设计 | 第51-58页 |
| ·编码方案 | 第51-54页 |
| ·编码器设计 | 第54-55页 |
| ·解码器设计 | 第55-56页 |
| ·编码方案比较分析 | 第56-58页 |
| 第五章 针对永久性故障的容错路由器设计与分析 | 第58-68页 |
| ·基于监控器的动态路由机制 | 第58-60页 |
| ·支持动态路由机制的容错路由器设计 | 第60-64页 |
| ·支持动态路由机制的路由器模块划分 | 第60-61页 |
| ·端口控制器 | 第61-62页 |
| ·状态控制器与链路状态表 | 第62-63页 |
| ·路由计算模块与路由表 | 第63-64页 |
| ·路由器性能开销分析 | 第64-68页 |
| ·容错能力验证与性能分析 | 第65-67页 |
| ·面积功耗开销分析 | 第67-68页 |
| 总结与展望 | 第68-69页 |
| 参考文献 | 第69-74页 |
| 致谢 | 第74-75页 |
| 在学期间的研究成果及发表的论文 | 第75页 |