摘要 | 第5-6页 |
Abstract | 第6页 |
第一章 绪论 | 第7-12页 |
第二章 FFT分解算法 | 第12-24页 |
2.1 按频率抽取的CT FFT算法 | 第13-22页 |
2.1.1 Radix-2 Cooley-Tukey分解算法 | 第13-14页 |
2.1.2 Radix-4 Cooley-Tukey分解算法 | 第14-15页 |
2.1.3 Radix-2~2 Cooley-Tukey分解算法 | 第15-17页 |
2.1.4 Radix-8/2~3 Cooley-Tukey分解算法 | 第17-20页 |
2.1.5 Radix-2~4 Cooley-Tukey分解算法 | 第20-22页 |
2.2 Cooley-Tukey混合基分解 | 第22-23页 |
2.3 FFT有限字长效应 | 第23-24页 |
第三章 FFT处理器硬件结构 | 第24-29页 |
3.1 存储器结构FFT处理器 | 第24-25页 |
3.2 流水线结构FFT处理器 | 第25-29页 |
3.2.1 多路延时转接FFT处理器 | 第26-27页 |
3.2.2 单路延时反馈FFT处理器 | 第27-29页 |
第四章 可重构FFT处理器 | 第29-45页 |
4.1. 可重构FFT处理器结构 | 第30-36页 |
4.1.1. Radix-2/2~2/2~3/2~4 Cooley-Tukey分解 | 第30-32页 |
4.1.2. 平衡二叉树算法 | 第32-33页 |
4.1.3. 常数乘法器共享策略 | 第33-36页 |
4.2. 可重构FFT处理器硬件实现 | 第36-42页 |
4.2.1. 通用复数乘法器设计 | 第36-37页 |
4.2.2. 旋转因子存储优化 | 第37-38页 |
4.2.3. 基于单端口 SRAM的FIFO实现 | 第38-39页 |
4.2.4. 共享常数乘法器 | 第39-42页 |
4.3. 可重构FFT处理器实现结果 | 第42-45页 |
第五章 可重构计算阵列 | 第45-63页 |
5.1 码片级处理算法 | 第46-49页 |
5.2 计算节点TILE设计 | 第49-57页 |
5.2.1 可重构处理单元PE | 第51-56页 |
5.2.2 TILE内部细粒度控制模块 | 第56页 |
5.2.3 TILE内部互连单元SW | 第56-57页 |
5.3 可重构存储器ReMB | 第57-58页 |
5.4 TILE间互连单元IU | 第58页 |
5.5 配置电路 | 第58-61页 |
5.6 配置电路时序 | 第61-63页 |
第六章 可重构计算阵列映射方法 | 第63-72页 |
6.1 映射方法介绍 | 第63-68页 |
6.1.1 装箱模块算法介绍 | 第63-65页 |
6.1.2 装箱模块建库方法介绍 | 第65-67页 |
6.1.3 芯片配置库介绍 | 第67-68页 |
6.2 FFT算法映射 | 第68-70页 |
6.3 CRP算法映射流程 | 第70-72页 |
工作总结与展望 | 第72-74页 |
7.1 工作总结 | 第72页 |
7.2 工作展望 | 第72-74页 |
参考文献 | 第74-78页 |
硕士学习期间录用和发表的学术论文 | 第78-79页 |
致谢 | 第79-80页 |