基于FPGA的视频采集与预处理系统的研究与设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第8-11页 |
1.1 研究背景 | 第8页 |
1.2 国内外发展趋势及现状 | 第8-9页 |
1.3 本文主要工作和内容安排 | 第9-11页 |
第二章 EDA 技术与器件选择 | 第11-26页 |
2.1 FPGA 技术简介 | 第11-15页 |
2.1.1 可编程器件发展历史 | 第11-13页 |
2.1.2 FPGA 结构与工作原理 | 第13-14页 |
2.1.3 可编程逻辑设计技术展望 | 第14-15页 |
2.2 FPGA 设计流程与指导原则 | 第15-21页 |
2.2.1 FPGA 设计流程 | 第15-17页 |
2.2.2 基本设计原则 | 第17-18页 |
2.2.3 设计思想与技巧 | 第18-21页 |
2.3 Verilog HDL 简介 | 第21-23页 |
2.4 CMOS 图像传感器原理简介 | 第23页 |
2.5 SDR SDRAM 存储器原理简介 | 第23-25页 |
2.6 本章小结 | 第25-26页 |
第三章 视频采集系统的设计与实现 | 第26-56页 |
3.1 系统总体设计方案 | 第26-27页 |
3.2 复位模块设计 | 第27-29页 |
3.2.1 同步复位 | 第27-28页 |
3.2.2 异步复位 | 第28-29页 |
3.3 视频数据采集模块 | 第29-35页 |
3.3.1 CMOS 传感器 OV7670 性能 | 第30-32页 |
3.3.2 SCCB 总线的时序要求 | 第32-34页 |
3.3.3 OV7670 的配置 | 第34页 |
3.3.4 测试与验证 | 第34-35页 |
3.4 色彩空间转换模块 | 第35-37页 |
3.5 视频数据存储模块 | 第37-50页 |
3.5.1 异步时钟域的解决方案 | 第37页 |
3.5.2 异步 FIFO 模块设计 | 第37-40页 |
3.5.3 SDRAM 存储器的基本操作 | 第40-45页 |
3.5.4 SDRAM 控制器模块 | 第45-50页 |
3.6 VGA 控制模块 | 第50-55页 |
3.6.1 VGA 简介 | 第50-51页 |
3.6.2 接口芯片 ADV7123 | 第51-52页 |
3.6.3 VGA 时序参数 | 第52-53页 |
3.6.4 产生时序控制信号 | 第53-54页 |
3.6.5 测试与验证 | 第54-55页 |
3.7 本章小结 | 第55-56页 |
第四章 基于 FPGA 的图像预处理算法 | 第56-64页 |
4.1 实时采集图像预处理的特点 | 第56页 |
4.2 常用的噪声处理方法 | 第56-58页 |
4.2.1 均值滤波法 | 第56-57页 |
4.2.2 低通滤波法 | 第57页 |
4.2.3 中值滤波法 | 第57-58页 |
4.3 中值滤波法的 FPGA 实现 | 第58-63页 |
4.3.1 图像窗口生成 | 第58-60页 |
4.3.2 算法实现 | 第60-63页 |
4.4 本章小结 | 第63-64页 |
第五章 系统调试与分析 | 第64-67页 |
5.1 系统硬件构成 | 第64-65页 |
5.2 系统调试 | 第65页 |
5.3 调试结果 | 第65-66页 |
5.4 本章小结 | 第66-67页 |
第六章 总结与展望 | 第67-69页 |
参考文献 | 第69-70页 |
附录1 攻读硕士学位期间撰写的论文 | 第70-71页 |
致谢 | 第71页 |