异步低功耗LDPC解码器设计
| 摘要 | 第1-6页 |
| Abstract | 第6-9页 |
| 第一章 绪论 | 第9-17页 |
| ·背景 | 第9页 |
| ·国外研究状况 | 第9-12页 |
| ·国内研究状况 | 第12-13页 |
| ·异步设计的优点 | 第13-14页 |
| ·异步电路的缺点 | 第14-15页 |
| ·本章小结 | 第15-17页 |
| 第二章 异步电路设计方法 | 第17-31页 |
| ·工具的选择 | 第17-18页 |
| ·异步电路的设计方法 | 第18-19页 |
| ·异步电路的设计流程 | 第19-20页 |
| ·数据通路的设计方法 | 第20页 |
| ·控制电路的设计方法 | 第20-21页 |
| ·数据通路和控制电路的连接方法 | 第21-23页 |
| ·异步电路常用单元 | 第23-29页 |
| ·C 单元 | 第23-26页 |
| ·锁存器 | 第26-27页 |
| ·延时单元 | 第27-28页 |
| ·异步流水线 | 第28-29页 |
| ·本章小结 | 第29-31页 |
| 第三章 低功耗异步功能单元设计 | 第31-49页 |
| ·异步加法器 | 第31-39页 |
| ·异步加法器的设计方法 | 第33-34页 |
| ·异步两位加法器设计 | 第34-35页 |
| ·异步加法器的完成检测电路设计 | 第35-37页 |
| ·异步和同步加法器的仿真结果和性能分析 | 第37-39页 |
| ·异步比较器 | 第39-46页 |
| ·异步电路的设计方法 | 第41-44页 |
| ·异步比较器的优化设计 | 第44-45页 |
| ·仿真结果 | 第45页 |
| ·同步与异步比较器的性能分析 | 第45-46页 |
| ·异步设计方法的进一步分析 | 第46-48页 |
| ·异步设计可以实现低功耗的本质原因 | 第47页 |
| ·异步设计的适用范围 | 第47-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 异步LDPC 解码器设计 | 第49-66页 |
| ·LDPC 解码器结构简介 | 第49-52页 |
| ·异步优化设计流程 | 第52-55页 |
| ·比较选通模块的优化设计 | 第55-61页 |
| ·异步LDPC 解码器设计 | 第61-65页 |
| ·本章小结 | 第65-66页 |
| 结论 | 第66-70页 |
| 1. 总结 | 第66-68页 |
| 2. 创新 | 第68页 |
| 3. 展望 | 第68-70页 |
| 参考文献 | 第70-77页 |
| 攻读硕士学位期间取得的研究成果 | 第77-78页 |
| 致谢 | 第78-79页 |
| 附件 | 第79页 |