抗干扰GPS接收机的研制
| 摘要 | 第5-6页 |
| ABSTRACT | 第6页 |
| 第一章 绪论 | 第9-15页 |
| 1.1 研究背景 | 第9-10页 |
| 1.2 研究目标和意义 | 第10页 |
| 1.2.1 研究目标 | 第10页 |
| 1.2.2 研究意义 | 第10页 |
| 1.3 国内外研究动态 | 第10-13页 |
| 1.3.1 系统简介 | 第10-11页 |
| 1.3.2 研究动态 | 第11-13页 |
| 1.4 主要研究工作 | 第13-15页 |
| 第二章 GPS接收机空时抗干扰降维处理技术 | 第15-22页 |
| 2.1 GPS信号干扰分析 | 第15-16页 |
| 2.1.1 GPS信号的脆弱性 | 第15页 |
| 2.1.2 GPS信号的干扰类型划分 | 第15-16页 |
| 2.2 GPS接收机空时抗干扰结构和最优化准则 | 第16-18页 |
| 2.2.1 空时自适应抗干扰结构 | 第16-17页 |
| 2.2.2 空时自适应抗干扰最优化准则 | 第17-18页 |
| 2.3 空时自适应抗干扰处理技术 | 第18-21页 |
| 2.3.1 空时自适应处理流程 | 第18-19页 |
| 2.3.2 抗干扰算法的数值计算 | 第19-20页 |
| 2.3.3 信号捕获与跟踪 | 第20-21页 |
| 2.4 本章小结 | 第21-22页 |
| 第三章 GPS抗干扰接收机的硬件电路设计 | 第22-37页 |
| 3.1 GPS抗干扰接收机的系统组成 | 第22-23页 |
| 3.2 GPS抗干扰接收机的硬件各模块设计 | 第23-34页 |
| 3.2.1 电源模块设计 | 第24-25页 |
| 3.2.2 A/D采样电路设计 | 第25-28页 |
| 3.2.3 FPGA电路设计 | 第28-29页 |
| 3.2.4 DSP电路设计 | 第29-31页 |
| 3.2.5 数据转换电路设计 | 第31-34页 |
| 3.3 PCB的设计 | 第34-36页 |
| 3.4 本章小结 | 第36-37页 |
| 第四章 GPS抗干扰接收机抗干扰算法的实现 | 第37-53页 |
| 4.1 GPS抗干扰接收机的软件实现 | 第37-43页 |
| 4.1.1 信号捕获的实现 | 第37-40页 |
| 4.1.2 信号跟踪的实现 | 第40-42页 |
| 4.1.3 导航电文的获取 | 第42-43页 |
| 4.2 FPGA程序的设计与实现 | 第43-48页 |
| 4.2.1 AD接口程序设计与实现 | 第43-44页 |
| 4.2.2 数字下变频程序的实现 | 第44-46页 |
| 4.2.3 权值更新程序实现 | 第46-47页 |
| 4.2.4 加权和正交上变频程序实现 | 第47-48页 |
| 4.3 DSP的空时抗干扰算法的实现 | 第48-52页 |
| 4.3.1 FPGA和DSP数据通信的实现 | 第48-49页 |
| 4.3.2 DSP算法的实现 | 第49-50页 |
| 4.3.3 FPGA、DSP的联合调试 | 第50-52页 |
| 4.4 本章小结 | 第52-53页 |
| 第五章 GPS抗干扰接收机抗干扰性能测试 | 第53-56页 |
| 5.1 GPS抗干扰系统 | 第53页 |
| 5.2 GPS抗干扰的抗干扰性能测试 | 第53-55页 |
| 5.3 本章小结 | 第55-56页 |
| 第六章 结论 | 第56-57页 |
| 致谢 | 第57-58页 |
| 参考文献 | 第58-61页 |