摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-14页 |
·AIS的产生背景 | 第10页 |
·AIS在国内外的研究及发展现状 | 第10-12页 |
·本文的主要工作和组织结构 | 第12-14页 |
·本文的主要工作 | 第12-13页 |
·本文组织结构 | 第13-14页 |
第2章 AIS技术介绍 | 第14-23页 |
·AIS系统概述 | 第14页 |
·AIS通信协议 | 第14-19页 |
·物理层 | 第15-16页 |
·数据链路层 | 第16-19页 |
·网络层 | 第19页 |
·传输层 | 第19页 |
·CSTDMA B类AIS通信协议 | 第19-23页 |
第3章 系统硬件结构 | 第23-40页 |
·系统硬件结构 | 第23-24页 |
·ATMEGA128单片机介绍 | 第24-29页 |
·ATmega128单片机的中断系统 | 第24-26页 |
·ATmga128单片机的定时器/计数器 | 第26-29页 |
·ATmega128单片机串行通信 | 第29页 |
·AIS基带数据处理芯片CMX7042 | 第29-32页 |
·CMX7042功能模块介绍 | 第29-32页 |
·CMX7042的常用寄存器 | 第32页 |
·MB15U36双环路集成锁相频率合成器 | 第32-37页 |
·MB15U36与ATmega128单片机的接口方式 | 第33-34页 |
·MB15U36芯片数据寄存器及相应数据位的介绍 | 第34-37页 |
·VCO压控振荡器输出频率计算公式 | 第37页 |
·UBLOX GPS单元 | 第37-39页 |
·开发环境AVR STUDIO4 | 第39-40页 |
第4章 系统软件设计 | 第40-67页 |
·VCO频率配置模块 | 第41-43页 |
·B类AIS物理层A1和A2的发射、接收信道的建立 | 第41页 |
·MB15U36芯片写数据总线的操作模块 | 第41-43页 |
·同步模块 | 第43-47页 |
·突发模式下双信道发送任务 | 第47-62页 |
·突发模式下双信道发送任务之前的相关配置任务 | 第48-58页 |
·突发模式下双信道一分钟发送任务的流程 | 第58-62页 |
·突发模式下双信道接收任务 | 第62-67页 |
·突发模式下双信道接收任务前的配置 | 第62-63页 |
·突发模式下双信道接收任务Read_AIS | 第63-67页 |
第5章 功能模块测试及结果分析 | 第67-79页 |
·VCO频率锁定调试结果 | 第67-68页 |
·双信道RSSI值测量与基带发射信号波形分析 | 第68-71页 |
·双信道RSSI值测量及发射流程验证 | 第68-69页 |
·基带发射信号的波形分析 | 第69-71页 |
·双信道交替发送任务及双信道同时接收任务调试结果 | 第71-77页 |
·一分钟完全同步的调试结果 | 第77-79页 |
结论 | 第79-80页 |
参考文献 | 第80-82页 |
致谢 | 第82-83页 |
研究生履历 | 第83页 |