基于共享前端的流多核体系结构关键技术研究
| 摘要 | 第1-9页 |
| ABSTRACT | 第9-11页 |
| 第一章 绪论 | 第11-17页 |
| ·研究背景 | 第11-15页 |
| ·多核体系结构发展的两个方向 | 第11-12页 |
| ·现有多核体系结构面对应用的不足 | 第12-13页 |
| ·同构通用流处理器体系结构的提出 | 第13页 |
| ·CPU 和GPU 融合的现状研究 | 第13-14页 |
| ·小结 | 第14-15页 |
| ·论文的主要工作 | 第15-16页 |
| ·论文结构 | 第16-17页 |
| 第二章 多核体系结构 | 第17-30页 |
| ·多核体系结构的由来 | 第17-18页 |
| ·传统多核体系结构 | 第18-21页 |
| ·多核流体系结构 | 第21-25页 |
| ·基于共享前端的传统多核体系结构 | 第25-28页 |
| ·基于共享前端的流多核体系结构的提出 | 第28-29页 |
| ·小结 | 第29-30页 |
| 第三章 同构通用流处理器体系结构 | 第30-38页 |
| ·内部架构 | 第30-31页 |
| ·基于共享前端的流多核体系结构 | 第31-34页 |
| ·共享前端流多核整体架构 | 第31-32页 |
| ·流多核前端共享架构 | 第32-33页 |
| ·流核心的结构 | 第33-34页 |
| ·流多核执行模式 | 第34-37页 |
| ·SIMT 执行模式 | 第34-36页 |
| ·SMP 执行模式 | 第36-37页 |
| ·流多核执行模式的切换 | 第37页 |
| ·小结 | 第37-38页 |
| 第四章 流多核关键部分的设计 | 第38-60页 |
| ·指令集与流水线 | 第38-44页 |
| ·Microblaze 软核架构简介 | 第38-40页 |
| ·扩展后的指令集体系结构 | 第40-42页 |
| ·扩展后的流水线体系结构 | 第42-44页 |
| ·取指地址的产生单元 | 第44-47页 |
| ·流核心指令地址产生 | 第44-45页 |
| ·多核取指令地址选择 | 第45-47页 |
| ·指令I_Cache 和数据D_Cache | 第47-53页 |
| ·结构和参数选择 | 第47-50页 |
| ·指令I_Cache | 第50-53页 |
| ·数据D_Cache | 第53页 |
| ·内存管理单元 | 第53-57页 |
| ·结构与参数选择 | 第54-55页 |
| ·L1_TLB 的设计 | 第55-56页 |
| ·L2_TLB 的设计 | 第56-57页 |
| ·预取缓冲设计 | 第57-59页 |
| ·小结 | 第59-60页 |
| 第五章 模拟验证与性能分析 | 第60-68页 |
| ·验证环境 | 第60页 |
| ·流多核关键部件的验证结果 | 第60-64页 |
| ·流多核前端架构的性能分析 | 第64-67页 |
| ·小结 | 第67-68页 |
| 第六章 结束语 | 第68-71页 |
| ·工作总结 | 第68页 |
| ·工作展望 | 第68-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-77页 |
| 作者在学期间取得的学术成果 | 第77页 |