深亚微米工艺下微处理器体系结构级功耗模型相关技术研究
摘要 | 第1-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第12-22页 |
·计算机设计面临的挑战 | 第12-14页 |
·功耗问题 | 第14-15页 |
·模拟验证技术 | 第15页 |
·微处理器体系结构的发展与功耗问题 | 第15-17页 |
·CISC 和RISC | 第16页 |
·存储器 | 第16-17页 |
·多核与多线程 | 第17页 |
·深亚微米工艺的特点及影响 | 第17-18页 |
·本文的主要工作与成果 | 第18-19页 |
·论文结构 | 第19-22页 |
第二章 相关研究工作 | 第22-30页 |
·微处理器的功耗问题研究 | 第22-26页 |
·CPU 功耗问题概述 | 第22页 |
·功耗的计算 | 第22-23页 |
·功耗研究的主要内容 | 第23-24页 |
·功耗研究的新进展 | 第24-26页 |
·模拟验证技术 | 第26-27页 |
·模拟验证技术概述 | 第26页 |
·体系结构模拟 | 第26-27页 |
·功耗模拟器 | 第27-29页 |
·本章小结 | 第29-30页 |
第三章 动态功耗估算模型SMPD | 第30-54页 |
·体系结构级功耗模型概述 | 第30-34页 |
·功耗估算模型 | 第30-32页 |
·功耗模拟模型 | 第32-33页 |
·其他功耗模型 | 第33-34页 |
·动态功耗模型SMPD 的设计 | 第34-36页 |
·设计目标 | 第34页 |
·模型定义 | 第34-36页 |
·动态功耗模型SMPD | 第36-51页 |
·简单阵列 | 第36-42页 |
·cache | 第42-46页 |
·CAM | 第46-49页 |
·组合逻辑、连线和时钟 | 第49-51页 |
·本章小结 | 第51-54页 |
第四章 漏流功耗估算模型SMPL | 第54-68页 |
·漏流功耗概述 | 第54-56页 |
·漏流功耗模型 | 第56-60页 |
·基本模型 | 第56-57页 |
·Butts-Sohi 模型 | 第57-58页 |
·HotLeakage 模型 | 第58-60页 |
·漏流功耗模拟器 | 第60-61页 |
·漏流功耗模型SMPL 的设计 | 第61-63页 |
·设计目标 | 第61-62页 |
·模型定义 | 第62-63页 |
·漏流功耗模型SMPL | 第63-66页 |
·本章小结 | 第66-68页 |
第五章 微处理器功耗模拟模型SMP 及模拟验证 | 第68-74页 |
·SMPD 与SMPL 模型的验证 | 第68-69页 |
·模拟环境 | 第68页 |
·动态功耗模型SMPD 的验证 | 第68-69页 |
·漏流功耗模型SMPL 的验证 | 第69页 |
·微处理器的功耗模拟模型SMP | 第69-73页 |
·模拟环境 | 第70页 |
·设计空间探索 | 第70-73页 |
·本章小结 | 第73-74页 |
结束语 | 第74-76页 |
致谢 | 第76-78页 |
参考文献 | 第78-82页 |
作者在学期间取得的学术成果 | 第82页 |