基于忆阻器的加法器和乘法器高效设计与模拟
| 摘要 | 第1-10页 |
| ABSTRACT | 第10-12页 |
| 第一章 绪论 | 第12-20页 |
| ·课题背景 | 第12-14页 |
| ·存储墙问题 | 第12-13页 |
| ·传统 CMOS 技术面临的挑战 | 第13-14页 |
| ·忆阻器的发现与研究现状 | 第14-17页 |
| ·课题的研究内容与创新 | 第17页 |
| ·论文结构 | 第17-20页 |
| 第二章 相关知识 | 第20-30页 |
| ·忆阻器的电路特性 | 第20-23页 |
| ·忆阻器的状态逻辑计算原理 | 第23-25页 |
| ·基于蕴含操作的布尔函数计算方法 | 第25-27页 |
| ·本章小结 | 第27-30页 |
| 第三章 忆阻器状态逻辑中基本操作高效设计 | 第30-54页 |
| ·高效性主要指标 | 第30-31页 |
| ·与操作设计 | 第31-39页 |
| ·基于蕴含逻辑的与操作设计 | 第31-34页 |
| ·与操作的高效设计 | 第34-35页 |
| ·两种与操作设计方法比较 | 第35-36页 |
| ·基于与操作的赋值操作的高效设计 | 第36-39页 |
| ·或操作设计 | 第39-45页 |
| ·基于蕴含逻辑的或操作设计 | 第39-41页 |
| ·或操作的高效设计 | 第41-43页 |
| ·或操作设计方法评价 | 第43页 |
| ·n 位操作数扩展 | 第43-45页 |
| ·SPICE 模拟验证 | 第45-52页 |
| ·忆阻器 SPICE 模型 | 第45-47页 |
| ·与操作实验结果与分析 | 第47-49页 |
| ·或操作实验结果与分析 | 第49-52页 |
| ·本章小结 | 第52-54页 |
| 第四章 基于忆阻器的加法器高效设计 | 第54-74页 |
| ·加法器设计原则 | 第54页 |
| ·基于忆阻器的加法器设计思路 | 第54-56页 |
| ·基于蕴含逻辑的加法器设计方法 | 第56-58页 |
| ·基于蕴含逻辑的加法器电路 | 第56-57页 |
| ·基于蕴含逻辑的加法器计算序列长度 | 第57-58页 |
| ·加法器高效设计方法 | 第58-63页 |
| ·逻辑表达式化简 | 第58-59页 |
| ·基于忆阻器的加法器电路 | 第59-60页 |
| ·全加运算的运算序列和激励电压设计 | 第60-63页 |
| ·加法器设计方法评价 | 第63-64页 |
| ·加法器并行扩展 | 第64-65页 |
| ·实验模拟与验证 | 第65-71页 |
| ·忆阻器 Matlab 模型 | 第66-67页 |
| ·加法器电路和电压设置 | 第67-69页 |
| ·实验结果 | 第69-71页 |
| ·本章小结 | 第71-74页 |
| 第五章 基于忆阻器的乘法器设计 | 第74-86页 |
| ·乘法器设计方法 | 第74-81页 |
| ·4 位乘法器设计方法 | 第74-80页 |
| ·n 位乘法器设计方法 | 第80-81页 |
| ·乘法器优化设计方法 | 第81-85页 |
| ·4 位乘法器优化设计方法 | 第81-83页 |
| ·n 位乘法器优化设计方法 | 第83-85页 |
| ·本章小结 | 第85-86页 |
| 第六章 结束语 | 第86-88页 |
| ·工作总结 | 第86页 |
| ·研究展望 | 第86-88页 |
| 致谢 | 第88-90页 |
| 参考文献 | 第90-94页 |
| 作者在学期间取得的学术成果 | 第94页 |