首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于忆阻器的加法器和乘法器高效设计与模拟

摘要第1-10页
ABSTRACT第10-12页
第一章 绪论第12-20页
   ·课题背景第12-14页
     ·存储墙问题第12-13页
     ·传统 CMOS 技术面临的挑战第13-14页
   ·忆阻器的发现与研究现状第14-17页
   ·课题的研究内容与创新第17页
   ·论文结构第17-20页
第二章 相关知识第20-30页
   ·忆阻器的电路特性第20-23页
   ·忆阻器的状态逻辑计算原理第23-25页
   ·基于蕴含操作的布尔函数计算方法第25-27页
   ·本章小结第27-30页
第三章 忆阻器状态逻辑中基本操作高效设计第30-54页
   ·高效性主要指标第30-31页
   ·与操作设计第31-39页
     ·基于蕴含逻辑的与操作设计第31-34页
     ·与操作的高效设计第34-35页
     ·两种与操作设计方法比较第35-36页
     ·基于与操作的赋值操作的高效设计第36-39页
   ·或操作设计第39-45页
     ·基于蕴含逻辑的或操作设计第39-41页
     ·或操作的高效设计第41-43页
     ·或操作设计方法评价第43页
     ·n 位操作数扩展第43-45页
   ·SPICE 模拟验证第45-52页
     ·忆阻器 SPICE 模型第45-47页
     ·与操作实验结果与分析第47-49页
     ·或操作实验结果与分析第49-52页
   ·本章小结第52-54页
第四章 基于忆阻器的加法器高效设计第54-74页
   ·加法器设计原则第54页
   ·基于忆阻器的加法器设计思路第54-56页
   ·基于蕴含逻辑的加法器设计方法第56-58页
     ·基于蕴含逻辑的加法器电路第56-57页
     ·基于蕴含逻辑的加法器计算序列长度第57-58页
   ·加法器高效设计方法第58-63页
     ·逻辑表达式化简第58-59页
     ·基于忆阻器的加法器电路第59-60页
     ·全加运算的运算序列和激励电压设计第60-63页
   ·加法器设计方法评价第63-64页
   ·加法器并行扩展第64-65页
   ·实验模拟与验证第65-71页
     ·忆阻器 Matlab 模型第66-67页
     ·加法器电路和电压设置第67-69页
     ·实验结果第69-71页
   ·本章小结第71-74页
第五章 基于忆阻器的乘法器设计第74-86页
   ·乘法器设计方法第74-81页
     ·4 位乘法器设计方法第74-80页
     ·n 位乘法器设计方法第80-81页
   ·乘法器优化设计方法第81-85页
     ·4 位乘法器优化设计方法第81-83页
     ·n 位乘法器优化设计方法第83-85页
   ·本章小结第85-86页
第六章 结束语第86-88页
   ·工作总结第86页
   ·研究展望第86-88页
致谢第88-90页
参考文献第90-94页
作者在学期间取得的学术成果第94页

论文共94页,点击 下载论文
上一篇:基于共享前端的流多核体系结构关键技术研究
下一篇:基于编译中间代码的关键变量容错技术