| 摘要 | 第1-4页 |
| ABSTRACT | 第4-10页 |
| 第一章 概述 | 第10-15页 |
| ·GALS的概念 | 第10-11页 |
| ·GALS的优势 | 第11-12页 |
| ·GALS的实现方式 | 第12页 |
| ·面临的问题 | 第12-13页 |
| ·论文内容与结构 | 第13-15页 |
| 第二章 DELAY-INSENSITIVE编码 | 第15-31页 |
| ·异步电路基础 | 第15-17页 |
| ·握手协议 | 第15-16页 |
| ·Muller-C电路 | 第16-17页 |
| ·Delay-Insensitive编码基础 | 第17-19页 |
| ·常用的Delay-Insensitive编码 | 第19-28页 |
| ·Dual-Rail编码 | 第20-21页 |
| ·1-of-4 编码 | 第21页 |
| ·1-of-N编码 | 第21-22页 |
| ·M-of-N编码 | 第22页 |
| ·不完整M-of-N编码 | 第22-24页 |
| ·Systematic编码 | 第24-27页 |
| ·LEDR编码 | 第27-28页 |
| ·编码之间的相互转化 | 第28-29页 |
| ·异步编码中的流水线 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 基于1-OF-4 LETS编码的异步互连设计 | 第31-44页 |
| ·LETS编码 | 第31-35页 |
| ·1-of-4 LETS编码 | 第31-34页 |
| ·1-of-N LETS编码 | 第34-35页 |
| ·各编码性能比对 | 第35页 |
| ·1-of-4 LETS编解码实现电路 | 第35-43页 |
| ·编码器 | 第36-40页 |
| ·解码器 | 第40-42页 |
| ·流水线 | 第42-43页 |
| ·本章小结 | 第43-44页 |
| 第四章 四核GALS系统设计 | 第44-53页 |
| ·内核DSP介绍 | 第44-48页 |
| ·整体结构 | 第44-45页 |
| ·流水线 | 第45-46页 |
| ·存储器接口 | 第46-48页 |
| ·Delay-Insensitive点对点异步互连 | 第48-50页 |
| ·四核GALS系统设计 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第五章 GALS系统的程序验证与性能分析 | 第53-67页 |
| ·MP3 解码程序在GALS系统下的映射 | 第53-61页 |
| ·MP3 解码程序流程 | 第53-57页 |
| ·MP3 解码程序的划分 | 第57-60页 |
| ·MP3 解码程序在DSP核上的移植 | 第60-61页 |
| ·1-of-4 LETS异步互连的性能 | 第61-64页 |
| ·GALS系统的分析 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 第六章 结束语 | 第67-69页 |
| ·主要工作与创新点 | 第67-68页 |
| ·后续研究工作 | 第68-69页 |
| 参考文献 | 第69-72页 |
| 致谢 | 第72-73页 |
| 攻读硕士学位期间已发表或录用的论文 | 第73-76页 |