摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-8页 |
第一章 绪论 | 第8-20页 |
§1.1 声学的发展历史和分类 | 第8-9页 |
§1.2 声学测量标准及测量仪器的发展概况 | 第9-13页 |
§1.2.1 国际发展现状 | 第11-12页 |
§1.2.2 国内发展现状 | 第12-13页 |
§1.3 手持式实时数字声振分析仪(DSLM)的结构和基本原理 | 第13-15页 |
§1.4 DSP的特点与发展现状 | 第15-17页 |
§1.5 本论文的研究内容和章节安排 | 第17-20页 |
第二章 DSLM引擎的设计原理及设计标准 | 第20-45页 |
§2.1 DSLM引擎的设计标准与要求 | 第20-21页 |
§2.2 数字滤波器的设计原理、设计标准及结果 | 第21-35页 |
§2.2.1 数字滤波器的选择 | 第21-23页 |
§2.2.2 ⅡR型数字滤波器的设计 | 第23-26页 |
§2.2.3 倍频程和1/3倍频程滤波器的设计 | 第26-33页 |
§2.2.4 数字滤波器的设计结果 | 第33-35页 |
§2.3 频率计权设计 | 第35-39页 |
§2.4 时间计权设计 | 第39-41页 |
§2.5 FFT频谱分析及窗函数的选用 | 第41-45页 |
第三章 DSLM引擎硬件设计 | 第45-90页 |
§3.1 一般DSP系统硬件设计流程 | 第45-46页 |
§3.2 DSLM引擎硬件实现方案和硬件系统框图 | 第46-47页 |
§3.3 DSLM引擎关键器件的介绍和选择 | 第47-65页 |
§3.3.1 A/D转换器的介绍和选择 | 第47-49页 |
§3.3.2 数字信号处理器(DSP)的介绍和选择 | 第49-65页 |
§3.4 实时信号采集模块硬件设计 | 第65-72页 |
§3.4.1 实时信号采集模块的基本框图 | 第65-66页 |
§3.4.2 差分输入电路设计 | 第66-67页 |
§3.4.3 A/D转换芯片PCM1804介绍 | 第67-68页 |
§3.4.4 PCM1804及其I~2S接口部分硬件设计 | 第68-72页 |
§3.5 实时信号处理模块硬件设计 | 第72-78页 |
§3.5.1 DSP与FLASH接口部分硬件设计 | 第72-74页 |
§3.5.2 时钟设计 | 第74-76页 |
§3.5.3 电源模块设计 | 第76页 |
§3.5.4 JTAG仿真接口设计 | 第76-78页 |
§3.6 高速PCB设计 | 第78-86页 |
§3.6.1 板级设计理论基础 | 第78-83页 |
§3.6.2 高速PCB设计的一般原则 | 第83-86页 |
§3.7 DSLM引擎电路原理图及PCB板图 | 第86-90页 |
第四章 DSLM引擎软件设计 | 第90-113页 |
§4.1 DSP软件开发工具简介 | 第90-92页 |
§4.2 一般DSP系统软件设计流程 | 第92-93页 |
§4.3 DSLM引擎软件实现方案和主程序流程 | 第93-103页 |
§4.3.1 主程序流程 | 第93-95页 |
§4.3.2 数据采集模块流程 | 第95-99页 |
§4.3.3 1/3 OCT频谱分析模块流程 | 第99-100页 |
§4.3.4 FFT分析模块流程 | 第100-101页 |
§4.3.5 时间计权分析模块流程 | 第101-103页 |
§4.4 软件开发过程中的重点 | 第103-110页 |
§4.4.1 A/D转换端的数据解释 | 第103页 |
§4.4.2 有限字长效应的解决方案 | 第103-105页 |
§4.4.3 DMA与McBSP的软件配置 | 第105-107页 |
§4.4.4 基于FFT的相关处理算法的实现 | 第107-110页 |
§4.5 基于DSP的优化编程设计 | 第110-113页 |
第五章 调试与结果分析 | 第113-126页 |
§5.1 硬件调试与结果 | 第113-117页 |
§5.1.1 DSLM引擎硬件实物图 | 第113-115页 |
§5.1.2 DSLM引擎硬件调试 | 第115-117页 |
§5.2 软件测试与结果 | 第117-121页 |
§5.3 误差分析 | 第121-126页 |
§5.3.1 系统误差 | 第121-125页 |
§5.3.2 算法误差 | 第125-126页 |
第六章 总结与展望 | 第126-128页 |
参考文献 | 第128-130页 |
致谢 | 第130-131页 |
作者在攻读硕士学位期间发表的文章 | 第131页 |