SoC中I~2C总线收发器和USB总线收发器设计
| 摘要 | 第1-5页 |
| Abstract | 第5-7页 |
| 第一章 绪论 | 第7-9页 |
| ·论文背景 | 第7-8页 |
| ·论文的主要工作及意义 | 第8页 |
| ·论文结构 | 第8-9页 |
| 第二章 I/O PAD 电路基本单元设计 | 第9-29页 |
| ·I/O PAD 电路的结构和主要参数 | 第9-11页 |
| ·提高噪声容限与降低噪声 | 第11-18页 |
| ·工艺背景 | 第18-19页 |
| ·电平转换电路设计 | 第19-21页 |
| ·3.3V/5V 混合电压设计 | 第21-24页 |
| ·ESD 保护和闩锁效应防止 | 第24-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 I~2C 总线收发器电路设计 | 第29-39页 |
| ·总线结构 | 第29页 |
| ·总线的电气规范 | 第29-30页 |
| ·输入通路设计 | 第30-32页 |
| ·输出通路设计 | 第32-35页 |
| ·电路与系统的混合仿真 | 第35-36页 |
| ·电路功耗 | 第36-37页 |
| ·版图设计 | 第37-38页 |
| ·本章小结 | 第38-39页 |
| 第四章 USB 总线收发器电路设计 | 第39-52页 |
| ·总线结构 | 第39页 |
| ·电气标准 | 第39-40页 |
| ·单端接收器设计 | 第40-42页 |
| ·差分接收器设计 | 第42-46页 |
| ·输出通路设计 | 第46-49页 |
| ·电路与系统的混合仿真 | 第49页 |
| ·电路功耗 | 第49-50页 |
| ·版图设计 | 第50-51页 |
| ·本章小结 | 第51-52页 |
| 第五章 总结和展望 | 第52-53页 |
| ·总结 | 第52页 |
| ·展望 | 第52-53页 |
| 致谢 | 第53-54页 |
| 参考文献 | 第54-55页 |
| 作者简介 | 第55页 |