极低电压极低功耗的射频VCO及其预分频器设计研究与实现
| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6-8页 |
| 缩略词表 | 第8-9页 |
| 目录 | 第9-12页 |
| 1 绪论 | 第12-18页 |
| ·课题背景及意义 | 第12-16页 |
| ·锁相环中的射频模块 | 第12-14页 |
| ·极低电压与功耗的设计 | 第14-16页 |
| ·国内外研究现状 | 第16页 |
| ·本论文的内容及其结构 | 第16-18页 |
| 2 射频集成电路基本元器件 | 第18-28页 |
| ·射频MOS管 | 第18-19页 |
| ·集成电感 | 第19-25页 |
| ·片上电感的结构及其模型 | 第20-22页 |
| ·造成片上电感低Q值的原因 | 第22-25页 |
| ·集成变容管 | 第25-28页 |
| ·反向二极管型变容管 | 第25-26页 |
| ·MOS变容管 | 第26-28页 |
| 3 压控振荡器的设计与实现 | 第28-64页 |
| ·压控振荡器的基本概念 | 第28-34页 |
| ·振荡条件 | 第28-29页 |
| ·振荡器的分类 | 第29-31页 |
| ·压控振荡器的增益及其数学模型 | 第31-32页 |
| ·相位噪声的概念 | 第32-34页 |
| ·相位噪声模型 | 第34-41页 |
| ·Leeson相位噪声模型 | 第34-37页 |
| ·Hajimiri相位噪声模型 | 第37-41页 |
| ·LC压控振荡器的设计准则 | 第41-48页 |
| ·尾电流源 | 第41-42页 |
| ·差分对管 | 第42-44页 |
| ·变容管及开关电容阵列 | 第44-45页 |
| ·噪声滤波结构 | 第45-47页 |
| ·低电压、低功耗的设计考虑 | 第47-48页 |
| ·电容值的仿真方法 | 第48-52页 |
| ·设计指标的确定 | 第52-54页 |
| ·2.4GHz压控振荡器的电路实现 | 第54-58页 |
| ·电路结构的确定 | 第54-55页 |
| ·仿真结果 | 第55-58页 |
| ·6GHz压控振荡器的电路实现 | 第58-64页 |
| ·电路结构的确定 | 第58-61页 |
| ·仿真结果 | 第61-64页 |
| 4 预分频器的设计与实现 | 第64-80页 |
| ·分频器的基本结构 | 第64-68页 |
| ·真单相钟控电路 | 第64-66页 |
| ·电流模逻辑 | 第66-67页 |
| ·注入-锁定分频器 | 第67-68页 |
| ·双模分频器的实现方式 | 第68-72页 |
| ·基于状态机的方式 | 第69-70页 |
| ·相位切换方式 | 第70-72页 |
| ·低电压实现方案的确定 | 第72-73页 |
| ·除4/5同步分频器的实现 | 第73-75页 |
| ·整体预分频器的实现 | 第75-80页 |
| ·2.4 GHz预分频器的实现 | 第75-78页 |
| ·6GHz预分频器的实现 | 第78-80页 |
| 5 芯片的版图设计、封装和测试 | 第80-107页 |
| ·锁相环射频部分的版图设计 | 第80-86页 |
| ·与测试密切相关的射频输出结构设计 | 第86-87页 |
| ·测试PCB的制作 | 第87-91页 |
| ·信号完整性分析 | 第88-89页 |
| ·PCB布线及电源地平面的分割 | 第89-91页 |
| ·相位噪声的测试原理 | 第91-93页 |
| ·测试环境及结果 | 第93-107页 |
| ·测试仪器 | 第93页 |
| ·2.4GHz VCO及其预分频器的测试结果 | 第93-99页 |
| ·6GHz VCO及其预分频器的测试结果 | 第99-105页 |
| ·测试结果分析 | 第105-107页 |
| 6 总结及展望 | 第107-110页 |
| ·总结 | 第107页 |
| ·展望 | 第107-110页 |
| 参考文献 | 第110-113页 |
| 作者简历及在学期间所取得的科研成果 | 第113页 |