针对多核体系结构性能调试的研究
| 目录 | 第1-5页 |
| 图表目录 | 第5-6页 |
| 摘要 | 第6-7页 |
| Abstract | 第7-8页 |
| 第一章 引言 | 第8-11页 |
| ·多核性能调试的意义 | 第8页 |
| ·多核性能调试的主要问题 | 第8-9页 |
| ·本文的主要工作和贡献 | 第9-10页 |
| ·本文的组织 | 第10-11页 |
| 第二章 相关工作 | 第11-14页 |
| ·性能监测器 | 第11页 |
| ·多核上的QoS服务 | 第11-12页 |
| ·针对多核通信的优化 | 第12页 |
| ·针对多核调度的优化 | 第12-13页 |
| ·基于性能计数器的优化 | 第13-14页 |
| 第三章 多核体系结构的介绍 | 第14-19页 |
| ·多核处理器的发展 | 第14-15页 |
| ·多核处理器基本架构 | 第15页 |
| ·多核处理器的Cache | 第15-16页 |
| ·Cache一致性协议 | 第16-18页 |
| ·性能计数器 | 第18-19页 |
| 第四章 PerfMon的设计与实现 | 第19-30页 |
| ·PerfMon概述 | 第19页 |
| ·PerfMon设计目标 | 第19-20页 |
| ·基本监测功能 | 第19-20页 |
| ·软硬件接口 | 第20页 |
| ·PerfMon主要问题 | 第20-21页 |
| ·PerfMon主要设计 | 第21-27页 |
| ·性能计数器 | 第21-22页 |
| ·Cache扩展 | 第22-25页 |
| ·性能计数器的更新 | 第25-26页 |
| ·指令集扩展 | 第26-27页 |
| ·PerfMon设计分析 | 第27-30页 |
| ·PerfMon数据精确度 | 第27-28页 |
| ·PerfMon的开销 | 第28页 |
| ·一些优化策略 | 第28-30页 |
| 第五章 基于PerfMon的调度优化 | 第30-34页 |
| ·并行程序的基本范式 | 第30-31页 |
| ·调度优化的基本策略 | 第31页 |
| ·基于PerfMon的调度优化 | 第31-34页 |
| ·PerfMon对调度优化的支持 | 第31页 |
| ·调度操作的实现 | 第31-32页 |
| ·调度时机的选择 | 第32页 |
| ·调度算法的描述 | 第32-33页 |
| ·其它优化策略 | 第33-34页 |
| 第六章 实验评测 | 第34-45页 |
| ·模拟实验平台 | 第34-36页 |
| ·SESC多核模拟器 | 第34-35页 |
| ·模拟器指令集扩展 | 第35-36页 |
| ·SPLASH-2基准测试程序集 | 第36页 |
| ·实验结果与分析 | 第36-45页 |
| ·基于PerfMon的调度优化 | 第36-40页 |
| ·调度优化的敏感度分析 | 第40-41页 |
| ·PerfMon的开销 | 第41-43页 |
| ·PerfMon监测粒度比较 | 第43-45页 |
| 第七章 总结与展望 | 第45-46页 |
| ·本文工作与贡献 | 第45页 |
| ·未来工作与展望 | 第45-46页 |
| 参考文献 | 第46-50页 |
| 致谢 | 第50-51页 |