| 摘要 | 第1-7页 |
| ABSTRACT | 第7-10页 |
| 第一章 绪论 | 第10-18页 |
| ·AES 的研究背景 | 第10-13页 |
| ·密码学及其历史 | 第10-11页 |
| ·数据加密标准DES | 第11-12页 |
| ·高级加密标准AES 的由来和发展 | 第12-13页 |
| ·本文的研究动机 | 第13-16页 |
| ·国内外研究动态 | 第13-15页 |
| ·本论文选题的目的及意义 | 第15-16页 |
| ·论文结构安排 | 第16-18页 |
| 第二章 AES 算法原理介绍 | 第18-28页 |
| ·有限域中的计算 | 第18-19页 |
| ·GF(2~8)中的加法 | 第18页 |
| ·GF(2~8)中的乘法 | 第18-19页 |
| ·AES 算法介绍 | 第19-25页 |
| ·字节变换(SubBytes) | 第20-22页 |
| ·行移位(ShiftRows) | 第22-23页 |
| ·列混合(MixColumns) | 第23页 |
| ·加轮密钥(AddRoundKey) | 第23-24页 |
| ·AES 密钥编排方案 | 第24-25页 |
| ·AES 解密与等价解密算法 | 第25-27页 |
| ·AES 直接解密法 | 第25-26页 |
| ·等价解密算法 | 第26-27页 |
| ·本章小结 | 第27-28页 |
| 第三章 多模式AES 加解密核电路设计 | 第28-39页 |
| ·AES 各个步骤实现方式 | 第28-36页 |
| ·SubBytes 与Shiftrows 电路实现 | 第28-32页 |
| ·MixColumns 电路实现 | 第32-35页 |
| ·密钥扩展实现方式 | 第35-36页 |
| ·多模式AES 核整体设计与优化 | 第36-38页 |
| ·本章小结 | 第38-39页 |
| 第四章 AXI 接口协议介绍与AXI Slave 接口设计 | 第39-51页 |
| ·AMBA AXI 总线协议 | 第39-47页 |
| ·AXI 总线协议体系架构及特点 | 第39-41页 |
| ·AXI 总线接口信号介绍 | 第41-44页 |
| ·AXI 总线的基本操作 | 第44-47页 |
| ·AXI Slave 接口设计 | 第47-50页 |
| ·本章小结 | 第50-51页 |
| 第五章 IP 模块的层次结构以及验证综合 | 第51-75页 |
| ·模块的顶层结构以及数据流向 | 第51-63页 |
| ·AXI_INTF 模块 | 第51-55页 |
| ·FIFO TX /RX 模块 | 第55-56页 |
| ·AES_CORE 模块. | 第56-60页 |
| ·AES_DMA 模块 | 第60-62页 |
| ·AXI_AES 模块的工作方式 | 第62-63页 |
| ·模块的验证 | 第63-72页 |
| ·基于VMT 验证方法的模块验证 | 第63-67页 |
| ·基于VCS 的覆盖率验证 | 第67页 |
| ·模块的仿真验证结果分析 | 第67-72页 |
| ·模块的综合 | 第72-73页 |
| ·本章小结 | 第73-75页 |
| 结论 | 第75-76页 |
| 参考文献 | 第76-78页 |
| 攻读学位期间发表的论文 | 第78-79页 |
| 致谢 | 第79页 |