基于SystemC的多通道DDR控制器建模设计
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第一章 绪论 | 第12-18页 |
1.1 课题背景及意义 | 第12页 |
1.2 DDR发展史和研究现状 | 第12-16页 |
1.2.1 DDR发展历史 | 第12-14页 |
1.2.2 国内外研究现状 | 第14-16页 |
1.3 课题研究内容 | 第16-17页 |
1.4 本文组织结构 | 第17页 |
1.5 课题来源 | 第17-18页 |
第二章 DDR存储系统原理 | 第18-32页 |
2.1 DDR颗粒简介 | 第18-23页 |
2.1.1 半导体存储器SDRAM | 第18-20页 |
2.1.2 DDR颗粒的工作原理 | 第20-23页 |
2.2 DDR读写时序 | 第23-25页 |
2.2.1 读操作 | 第24页 |
2.2.2 写操作 | 第24-25页 |
2.3 DDR控制器原理 | 第25-28页 |
2.3.1 宏观调度 | 第25-27页 |
2.3.2 微观调度 | 第27-28页 |
2.4 DDR访存调度算法 | 第28-30页 |
2.4.1 先到先服务调度算法 | 第29页 |
2.4.2 基于轮询的调度算法 | 第29-30页 |
2.4.3 基于优先级的调度算法 | 第30页 |
2.5 总体设计需求 | 第30-31页 |
2.6 本章小结 | 第31-32页 |
第三章 多通道DDR控制器建模设计 | 第32-54页 |
3.1 仿真平台简介 | 第32-33页 |
3.2 多通道DDR控制器架构 | 第33-36页 |
3.2.1 设计指标 | 第33页 |
3.2.2 架构介绍 | 第33-36页 |
3.3 DDR访存调度算法设计 | 第36-46页 |
3.3.1 防饿死的贪婪式调度算法 | 第36-39页 |
3.3.2 地址冲突消解 | 第39-43页 |
3.3.3 带计数器的自发式访存调度算法 | 第43-46页 |
3.4 模型编码实现 | 第46-53页 |
3.3.1 DDR颗粒模型实现 | 第46-49页 |
3.3.2 DDR控制器模型实现 | 第49-53页 |
3.5 本章小结 | 第53-54页 |
第四章 模型仿真验证与分析 | 第54-60页 |
4.1 仿真环境搭建 | 第54-56页 |
4.1.1 仿真环境 | 第54-55页 |
4.1.2 验证目标 | 第55页 |
4.1.3 源数据格式 | 第55-56页 |
4.2 仿真验证 | 第56-59页 |
4.2.1 多通道DDR控制器模型功能验证 | 第56页 |
4.2.2 访存调度算法性能验证与分析 | 第56-59页 |
4.3 本章小结 | 第59-60页 |
第五章 总结与展望 | 第60-62页 |
5.1 总结 | 第60-61页 |
5.2 展望 | 第61-62页 |
参考文献 | 第62-66页 |
作者在校期间参与的项目及取得的成果 | 第66-67页 |
致谢 | 第67-68页 |