致谢 | 第4-5页 |
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第一章 绪论 | 第11-21页 |
1.1 课题背景与研究意义 | 第11-16页 |
1.2 国内外研究现状 | 第16-19页 |
1.2.1 国外研究现状 | 第16-18页 |
1.2.2 国内研究现状 | 第18-19页 |
1.3 课题主要研究的内容与论文安排 | 第19-21页 |
第二章 成像系统指标与总体方案设计 | 第21-27页 |
2.1 系统指标要求 | 第21页 |
2.2 方案分析与比较 | 第21-24页 |
2.2.1 探测器的选取 | 第21-22页 |
2.2.2 缓存模块选择 | 第22-23页 |
2.2.3 数据传输方式的选取 | 第23页 |
2.2.4 系统控制中核心器件的选取 | 第23-24页 |
2.3 系统电子学总体方案 | 第24-27页 |
第三章 大视场TDI相机像移对MTF影响分析 | 第27-43页 |
3.1 TDI技术概述 | 第27-29页 |
3.1.1 模拟TDI概述 | 第27-28页 |
3.1.2 数字TDI概述 | 第28-29页 |
3.2 空间大视场TDI相机像移对成像系统MTF的影响 | 第29-40页 |
3.2.1 偏流角对成像系统MTF的影响 | 第31-34页 |
3.2.2 速度失配对成像系统MTF的影响 | 第34-40页 |
3.3 仿真分析结果 | 第40-43页 |
第四章 成像系统电子学设计 | 第43-59页 |
4.1 本设计选用CCD探测器介绍 | 第43-45页 |
4.2 CCD探测器外围电路设计 | 第45-51页 |
4.2.1 CCD偏置电路设计 | 第45-46页 |
4.2.2 CCD驱动电路设计 | 第46-50页 |
4.2.3 模拟调理电路设计 | 第50-51页 |
4.3 数字信号处理模块设计 | 第51-54页 |
4.3.1 LM98640模数转换模块设计 | 第51-54页 |
4.3.2 SRAM存储模块设计 | 第54页 |
4.4 千兆以太网传输模块的设计 | 第54-58页 |
4.5 FPGA控制模块设计 | 第58-59页 |
第五章 成像系统逻辑设计与上位机实现 | 第59-71页 |
5.1 成像系统数字逻辑的总体设计 | 第59-61页 |
5.2 CCD探测器驱动设计 | 第61-62页 |
5.3 成像数据TDI算法片上实现 | 第62-64页 |
5.4 千兆以太网控制逻辑设计 | 第64-69页 |
5.5 成像系统上位机设计 | 第69-71页 |
第六章 成像系统成像结果分析 | 第71-101页 |
6.1 成像系统信噪比测试 | 第71-87页 |
6.1.1 TDI技术对成像系统信噪比的影响 | 第71-78页 |
6.1.2 系统噪声测试 | 第78-82页 |
6.1.3 系统信噪比测试 | 第82-87页 |
6.2 系统成像实验 | 第87-99页 |
6.3 成像结果分析 | 第99-101页 |
第七章 总结与展望 | 第101-103页 |
参考文献 | 第103-107页 |
作者简介及在学期间发表的学术论文与研究成果 | 第107页 |