基于μC/OS-Ⅱ铁路移频信号发码器的研究
摘要 | 第1-5页 |
Abstract | 第5-9页 |
1 引言 | 第9-13页 |
·铁路移频轨道电路的发展状况 | 第9-11页 |
·课题的研究背景及意义 | 第11-12页 |
·本文研究内容及安排 | 第12-13页 |
2 嵌入式系统及 DDS 技术 | 第13-22页 |
·嵌入式系统 | 第13-15页 |
·嵌入式处理器 | 第15-17页 |
·嵌入式微控制器 | 第15页 |
·嵌入式微控制器 | 第15-16页 |
·嵌入式DSP 处理器 | 第16页 |
·嵌入式片上系统 | 第16-17页 |
·嵌入式操作系统 | 第17-18页 |
·DDS 及其合成信号的分析 | 第18-22页 |
·DDS 原理 | 第18-19页 |
·DDS 合成信号的频谱及噪声分析 | 第19-22页 |
3 发码器的硬件设计 | 第22-38页 |
·发码器的工作原理及系统分析 | 第22-24页 |
·发码器的工作原理 | 第22-23页 |
·发码器的系统结构 | 第23-24页 |
·控制单元 | 第24-29页 |
·主控单元的硬件设计 | 第25-27页 |
·从处理单元 | 第27-29页 |
·检测单元 | 第29-32页 |
·发码单元 | 第32-36页 |
·功放单元 | 第36-38页 |
4 μC/OS-Ⅱ的移植 | 第38-46页 |
·μC/OS-Ⅱ系统的特点 | 第38页 |
·μC/OS-Ⅱ移植前的准备工作 | 第38-39页 |
·基于 LPC2129 的μC/OS-Ⅱ的移植 | 第39-46页 |
·修改与处理器相关的文件OS_CPU.H | 第40-42页 |
·OS_ CPU_C.C 文件的设置 | 第42-43页 |
·编写OS_CPU_A.S 文件 | 第43-46页 |
5 发码器的软件设计 | 第46-57页 |
·控制单元的多任务分析 | 第46-47页 |
·主控单元的多任务设计 | 第47-53页 |
·系统自检 | 第48-49页 |
·CAN1 接收 | 第49页 |
·CAN1 发送 | 第49-50页 |
·控制发码 | 第50-51页 |
·控制“控制与门” | 第51-52页 |
·控制“安全与门” | 第52-53页 |
·从处理器单元的软件设计 | 第53-57页 |
·接收CAN2 数据 | 第54-55页 |
·控制“控制与门” | 第55页 |
·控制“安全与门” | 第55-57页 |
6 实验调试 | 第57-62页 |
·输出信号的精度分析 | 第57页 |
·实验室测试 | 第57-62页 |
7 总结与展望 | 第62-64页 |
·总结 | 第62-63页 |
·展望 | 第63-64页 |
致谢 | 第64-65页 |
参考文献 | 第65-68页 |
个人简历、学期间发表的学术论文及取得的研究成果 | 第68页 |