摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·研究背景 | 第9页 |
·RFID 的过去现在及未来 | 第9-10页 |
·研究内容和研究成果 | 第10-11页 |
·论文的组织结构 | 第11-13页 |
第二章 CMOS 电路低功耗设计方法 | 第13-29页 |
·CMOS 静态功耗分析 | 第13-16页 |
·反偏二极管泄露电流 | 第14-15页 |
·亚阈值泄露电流 | 第15页 |
·门栅感应漏极泄露电流 | 第15页 |
·栅泄露电流 | 第15-16页 |
·动态功耗分析 | 第16-20页 |
·开关功耗 | 第16-17页 |
·短路功耗 | 第17-18页 |
·动态功耗分析和总功耗 | 第18-20页 |
·低功耗设计基本方法与物理实施 | 第20-21页 |
·面积优化 | 第20页 |
·多阈值电压技术 | 第20页 |
·门控时钟 | 第20-21页 |
·低功耗设计先进方法 | 第21-28页 |
·多电源多电压技术 | 第22-23页 |
·电源关断与状态保持电源门控技术 | 第23-25页 |
·动态电压与频率调整技术 | 第25-27页 |
·衬底偏置技术 | 第27-28页 |
·小结 | 第28-29页 |
第三章 UHF RFID 芯片低功耗物理设计 | 第29-49页 |
·UHF RFID 芯片简介 | 第29-30页 |
·UHF RFID 芯片的低功耗物理设计 | 第30-48页 |
·数据准备(Library setup and Data in) | 第31页 |
·布局规划(Floorplan) | 第31-34页 |
·添加时序约束(Timing Setup) | 第34-35页 |
·布局(Place) | 第35-36页 |
·时钟树综合(Clock Tree Synthesis) | 第36-41页 |
·布线(Routing) | 第41-42页 |
·可制造性设计(Design For Manufacture) | 第42-47页 |
·物理设计的最后步骤 | 第47-48页 |
·小结 | 第48-49页 |
第四章 UHF RFID 芯片低功耗时钟树综合设计与测试 | 第49-73页 |
·时钟树功耗分析 | 第49-51页 |
·低功耗时钟树综合 | 第51-70页 |
·CTS 流程优化 | 第51-52页 |
·时钟延时的设计与仿真 | 第52-54页 |
·Ignore pin 的设计与仿真 | 第54-58页 |
·时钟树平衡方式的设计与仿真 | 第58-61页 |
·扇出目标值的设计与仿真 | 第61-64页 |
·转换时间目标值的设计与仿真 | 第64-68页 |
·延时单元的设计与仿真 | 第68-70页 |
·UHF RFID 芯片流片后测试 | 第70-72页 |
·小结 | 第72-73页 |
第五章 总结 | 第73-75页 |
致谢 | 第75-77页 |
参考文献 | 第77-79页 |
研究成果 | 第79-80页 |