摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
1 绪论 | 第10-18页 |
·标记算法概述 | 第10-11页 |
·标记算法硬件实现概述 | 第11-16页 |
·论文结构安排 | 第16-18页 |
2 多值分割图像连通域标记算法 | 第18-25页 |
·引言 | 第18页 |
·算法分析与研究 | 第18-24页 |
·图像初步标记 | 第19-21页 |
·等价表初始化与等价关系记录 | 第21-23页 |
·等价表整理 | 第23页 |
·图像标记代换 | 第23-24页 |
·算法仿真 | 第24页 |
·小结 | 第24-25页 |
3 标记ASIC 系统设计 | 第25-40页 |
·芯片功能与应用需求 | 第25-26页 |
·标记芯片功能 | 第25页 |
·标记芯片应用需求 | 第25-26页 |
·标记芯片系统结构分析 | 第26-31页 |
·芯片系统结构设计概述 | 第26-27页 |
·LABEL 芯片系统结构分析 | 第27-29页 |
·标记芯片系统结构分析 | 第29-31页 |
·标记芯片系统结构设计 | 第31-35页 |
·图像存储器设置与6-to-1 的数据组织与传输方式 | 第31-32页 |
·FIFO 设置 | 第32-33页 |
·特征值存储器设置 | 第33-34页 |
·行像素及行标记缓存 | 第34-35页 |
·芯片工作流程 | 第35-38页 |
·芯片性能分析 | 第38-39页 |
·小结 | 第39-40页 |
4 标记ASIC 逻辑设计 | 第40-77页 |
·概述 | 第40-46页 |
·代码层次结构描述 | 第40-42页 |
·标记ASIC 所用存储器一览表 | 第42-45页 |
·标记ASIC 外部引脚描述 | 第45-46页 |
·存储器空间分配 | 第46页 |
·小结 | 第46页 |
·控制器的设计 | 第46-57页 |
·顶层状态机的设计 | 第46-47页 |
·图像数据输入接口控制逻辑设计 | 第47-49页 |
·像素缓存和标记缓存的访问控制 | 第49-51页 |
·图像存储器访问控制 | 第51-55页 |
·结果读取模块控制逻辑设计 | 第55-57页 |
·复位逻辑设计 | 第57-62页 |
·输入输出接口逻辑设计 | 第62-71页 |
·异步接口的设计 | 第62-68页 |
·同步接口的设计 | 第68-71页 |
·计算路径设计 | 第71-76页 |
·标记流水线模块 | 第72页 |
·等价标记对记录模块 | 第72-73页 |
·等价表整理模块 | 第73-75页 |
·标记代换与特征值统计模块 | 第75-76页 |
·小结 | 第76-77页 |
5 综合和时序分析 | 第77-84页 |
·综合约束 | 第77-83页 |
·静态时序分析 | 第83页 |
·综合和时序分析结果 | 第83页 |
·小结 | 第83-84页 |
6 标记ASIC 验证 | 第84-102页 |
·动态功能验证 | 第84-89页 |
·动态功能验证计划 | 第84-85页 |
·标记ASIC 测试平台设计 | 第85-88页 |
·验证结果与分析 | 第88-89页 |
·形式验证 | 第89-90页 |
·FPGA 原型验证 | 第90-101页 |
·FPGA 验证方案概述 | 第90-92页 |
·存储器配置 | 第92-93页 |
·代码转换 | 第93-94页 |
·模拟DSP 操作模块设计 | 第94-98页 |
·验证过程与开发板使用说明 | 第98-100页 |
·验证结果与分析 | 第100-101页 |
·小结 | 第101-102页 |
7 总结与展望 | 第102-104页 |
·本文的主要工作 | 第102-103页 |
·本文的主要创新点 | 第103页 |
·对研究工作的展望 | 第103-104页 |
致谢 | 第104-105页 |
参考文献 | 第105-108页 |