摘要 | 第1-5页 |
Abstract | 第5-18页 |
第一章 绪论 | 第18-21页 |
·数字下变频技术简介 | 第18-19页 |
·软件无线电的发展概况 | 第18-19页 |
·数字下变频技术的发展概况 | 第19页 |
·本论文的课题背景及本人工作 | 第19-20页 |
·本论文的内容安排 | 第20-21页 |
第二章 数字下变频原理及主要算法 | 第21-32页 |
·数字下变频原理概述 | 第21-24页 |
·数字下变频结构 | 第21-22页 |
·数字下变频基本原理与工作流程 | 第22-23页 |
·可编程下变频模块 | 第22页 |
·抽取滤波器组模块 | 第22-23页 |
·自动增益控制模块 | 第23页 |
·重采样滤波器组模块 | 第23页 |
·坐标变换模块 | 第23页 |
·控制单元 | 第23页 |
·影响数字下变频器性能的主要因素 | 第23-24页 |
·数字下变频的性能指标 | 第24-25页 |
·NCO最高分辨率 | 第24页 |
·噪声抑制比 | 第24页 |
·抽取因子 | 第24-25页 |
·主流数字下变频芯片的技术指标 | 第25页 |
·数字下变频的主要算法 | 第25-31页 |
·CORDIC算法 | 第25-28页 |
·CORDIC算法基本原理 | 第26-27页 |
·用CORDIC算法实现下变频 | 第27-28页 |
·用CORDIC算法实现坐标变换 | 第28页 |
·分布式算法 | 第28-29页 |
·重采样理论 | 第29-30页 |
·反馈控制理论 | 第30-31页 |
·本章小结 | 第31-32页 |
第三章 抽取滤波器组的算法研究 | 第32-51页 |
·CIC模块 | 第32-44页 |
·CIC滤波器原理 | 第32-39页 |
·CIC滤波器的性能分析 | 第39-42页 |
·处理增益 | 第39页 |
·非线性相位 | 第39-40页 |
·阻带衰减和通带衰减 | 第40-42页 |
·输出溢出问题 | 第42页 |
·输入数据位宽计算 | 第42-43页 |
·数据跨时钟域传递 | 第43-44页 |
·HB模块 | 第44-46页 |
·HB滤波器原理 | 第44-45页 |
·HB滤波器设计方法 | 第45页 |
·应用折叠技术优化HB滤波器结构 | 第45-46页 |
·应用复用技术优化HB滤波器结构 | 第46页 |
·FIR模块 | 第46-50页 |
·FIR滤波器原理 | 第46-47页 |
·采用分布式算法的FIR滤波器设计 | 第47页 |
·DA-FIR和MAC-FIR的比较 | 第47-48页 |
·DA算法对资源的优化 | 第47页 |
·DA算法对速度的优化 | 第47-48页 |
·采用并串结构的DA算法节约查找表资源 | 第48-50页 |
·对称系数结构FIR滤波器的DA算法 | 第50页 |
·本章小结 | 第50-51页 |
第四章 抽取滤波器组的RTL设计与实现 | 第51-61页 |
·CIC模块的RTL设计与实现 | 第51-53页 |
·CIC模块的系统框图 | 第51页 |
·数据跨时钟域传递 | 第51-52页 |
·CIC模块的仿真波形 | 第52-53页 |
·HB模块的RTL设计与实现 | 第53-57页 |
·采用折叠技术的HB滤波器 | 第53-55页 |
·采用复用技术的HB滤波器 | 第55-56页 |
·HB模块的仿真波形 | 第56-57页 |
·FIR模块的RTL设计与实现 | 第57-60页 |
·FIR滤波器的实现框图 | 第57-59页 |
·查找表的初始化 | 第59页 |
·移位寄存器模块 | 第59-60页 |
·FIR模块的仿真波形 | 第60页 |
·本章小结 | 第60-61页 |
第五章 数字下变频电路的ASIC实现 | 第61-72页 |
·ASIC设计流程 | 第61-62页 |
·复位信号的设计与实现 | 第62-63页 |
·同步复位与异步复位 | 第62页 |
·异步复位的同步撤离 | 第62-63页 |
·存储器的设计与实现 | 第63-64页 |
·RAM的规格与规模 | 第63-64页 |
·存储器内建自测试 | 第64页 |
·综合需要注意的问题 | 第64-65页 |
·对双时钟域的处理 | 第65页 |
·可以忽略的警告 | 第65页 |
·可测性设计需要注意的问题 | 第65-67页 |
·静态时序分析需要注意的问题 | 第67-68页 |
·Prime Time和Astro时序分析不一致的情况 | 第67页 |
·对时序违约的处理 | 第67-68页 |
·布局布线需要注意的问题 | 第68-70页 |
·电源设计 | 第68-69页 |
·电源PAD设计 | 第68页 |
·电源环及电源条带设计 | 第68-69页 |
·宏模块及标准单元与电源的连接 | 第69页 |
·引脚位置 | 第69-70页 |
·宏模块布局 | 第70页 |
·时钟树综合 | 第70页 |
·设计的版图结果 | 第70-71页 |
·本章小结 | 第71-72页 |
第六章 数字下变频芯片建模与验证测试 | 第72-92页 |
·数字下变频的系统建模 | 第72-74页 |
·用MATLAB建立定点模型 | 第72-73页 |
·用FDATool工具设计FIR滤波器系数 | 第73-74页 |
·FPGA验证与测试 | 第74-81页 |
·FPGA测试平台 | 第74-78页 |
·硬件测试平台 | 第74-77页 |
·软件测试平台 | 第77-78页 |
·FPGA测试方式 | 第78-81页 |
·离线测试 | 第78-80页 |
·在线测试 | 第80-81页 |
·ASIC芯片测试 | 第81-91页 |
·ASIC芯片测试平台 | 第82-84页 |
·ASIC芯片测试方式 | 第84页 |
·存储器内建自测试 | 第84页 |
·ASIC芯片功能测试 | 第84-91页 |
·CIC模块功能测试 | 第84-86页 |
·HB模块功能测试 | 第86-87页 |
·FIR模块功能测试 | 第87-88页 |
·DDC芯片噪声抑制比测试 | 第88-89页 |
·DDC芯片抽取因子测试 | 第89-90页 |
·数字下变频功能测试 | 第90-91页 |
·本章小结 | 第91-92页 |
第七章 结论与展望 | 第92-94页 |
·结论 | 第92页 |
·未来展望 | 第92-94页 |
参考文献 | 第94-97页 |
致谢 | 第97-98页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第98页 |