摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-10页 |
·集成电路的物理设计流程 | 第8页 |
·课题背景 | 第8-9页 |
·课题研究的主要内容和论文结构 | 第9-10页 |
第二章 时钟树基本理论 | 第10-26页 |
·基本概念 | 第10-15页 |
·时钟与同步时序电路 | 第10-11页 |
·时钟树基本概念 | 第11-14页 |
·时钟布线方向与数据路径方向的关系 | 第14-15页 |
·时钟树综合原理 | 第15-21页 |
·时钟树结构类型 | 第21-25页 |
·H树结构 | 第22-23页 |
·时钟缓冲器树结构 | 第23-24页 |
·网格结构 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 Garfield5 时钟管理策略 | 第26-35页 |
·Garfield5基本架构 | 第26-27页 |
·时钟网络与功耗的关联 | 第27-28页 |
·Garfield5功耗管理模块 | 第28-32页 |
·Pm_ctrl子模块 | 第28-31页 |
·Interface子模块 | 第31页 |
·Reset子模块 | 第31-32页 |
·Garfield5时钟结构 | 第32-34页 |
·本章小结 | 第34-35页 |
第四章 基于Garfield5 时钟树综合及优化 | 第35-55页 |
·时序约束文件准备 | 第35-38页 |
·时钟的创建 | 第35-37页 |
·时钟的约束 | 第37-38页 |
·CTS前时钟树结构分析及调整 | 第38-41页 |
·基于Astro自动时钟树综合 | 第41-47页 |
·时钟树优化技术 | 第47-54页 |
·优化PMC模块布局 | 第48-50页 |
·调整门控时钟连线权重 | 第50-51页 |
·调整时钟源点的位置 | 第51-54页 |
·本章小结 | 第54-55页 |
第五章 总结与展望 | 第55-56页 |
致谢 | 第56-57页 |
附录 | 第57-69页 |
A: Pre-CTS timing setup 设置脚本 | 第57-58页 |
B: Post-CTStimingsetup设置脚本 | 第58-59页 |
C: 时序约束文件 | 第59-61页 |
D: Ignore pin 设置脚本 | 第61-63页 |
E: Sync pin 设置脚本 | 第63-64页 |
F: CTS 综合脚本 | 第64-65页 |
G: Astro自动时钟树综合时钟偏差报表 | 第65-67页 |
H: 优化后的时钟偏差报表 | 第67-69页 |
参考文献 | 第69-71页 |
硕士期间发表论文 | 第71页 |