首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--半导体集成电路(固体电路)论文--场效应型论文

基于Garfield5设计中时钟树综合技术研究

摘要第1-5页
Abstract第5-8页
第一章 绪论第8-10页
   ·集成电路的物理设计流程第8页
   ·课题背景第8-9页
   ·课题研究的主要内容和论文结构第9-10页
第二章 时钟树基本理论第10-26页
   ·基本概念第10-15页
     ·时钟与同步时序电路第10-11页
     ·时钟树基本概念第11-14页
     ·时钟布线方向与数据路径方向的关系第14-15页
   ·时钟树综合原理第15-21页
   ·时钟树结构类型第21-25页
     ·H树结构第22-23页
     ·时钟缓冲器树结构第23-24页
     ·网格结构第24-25页
   ·本章小结第25-26页
第三章 Garfield5 时钟管理策略第26-35页
   ·Garfield5基本架构第26-27页
   ·时钟网络与功耗的关联第27-28页
   ·Garfield5功耗管理模块第28-32页
     ·Pm_ctrl子模块第28-31页
     ·Interface子模块第31页
     ·Reset子模块第31-32页
   ·Garfield5时钟结构第32-34页
   ·本章小结第34-35页
第四章 基于Garfield5 时钟树综合及优化第35-55页
   ·时序约束文件准备第35-38页
     ·时钟的创建第35-37页
     ·时钟的约束第37-38页
   ·CTS前时钟树结构分析及调整第38-41页
   ·基于Astro自动时钟树综合第41-47页
   ·时钟树优化技术第47-54页
     ·优化PMC模块布局第48-50页
     ·调整门控时钟连线权重第50-51页
     ·调整时钟源点的位置第51-54页
   ·本章小结第54-55页
第五章 总结与展望第55-56页
致谢第56-57页
附录第57-69页
 A: Pre-CTS timing setup 设置脚本第57-58页
 B: Post-CTStimingsetup设置脚本第58-59页
 C: 时序约束文件第59-61页
 D: Ignore pin 设置脚本第61-63页
 E: Sync pin 设置脚本第63-64页
 F: CTS 综合脚本第64-65页
 G: Astro自动时钟树综合时钟偏差报表第65-67页
 H: 优化后的时钟偏差报表第67-69页
参考文献第69-71页
硕士期间发表论文第71页

论文共71页,点击 下载论文
上一篇:英汉“主动形式表达被动意义”对比研究--对“中动句”的新视角探索
下一篇:无粘结预应力混凝土压力隧洞的设计研究