首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--半导体集成电路(固体电路)论文--双极型论文--数字集成电路、逻辑集成电路论文

一种采用锁相环技术的800MHz CMOS时钟发生器设计

摘 要第1-5页
Abstract第5-8页
第一章 绪论第8-11页
   ·国内外发展现状与趋势第9-10页
   ·研究目的意义与内容第10-11页
第二章 电荷泵锁相环的原理第11-32页
   ·锁相环的整体概述第11-12页
   ·鉴频鉴相器第12-16页
   ·电荷泵第16-17页
   ·环路滤波器第17-20页
   ·压控振荡器(VCO)第20-24页
   ·晶体振荡器第24-27页
   ·分频器第27-32页
第三章 数字部分设计第32-43页
   ·分频器设计第32-37页
   ·鉴频鉴相器设计第37-43页
第四章 模拟部分设计第43-57页
   ·压控振荡器设计第43-51页
   ·电荷泵设计第51-53页
   ·低通滤波器设计第53-54页
   ·晶体振荡器设计第54-57页
第五章 电路整体性能测试第57-59页
总结第59-60页
参考文献第60-63页
致谢第63-64页
个人简历第64页

论文共64页,点击 下载论文
上一篇:中等护理专业化学课程的现状和未来研究
下一篇:青少年的网络依赖及其与自尊的关系研究