红外成像制导的FPGA数据预处理技术研究
| 目录 | 第1-7页 |
| 图目录 | 第7-8页 |
| 表目录 | 第8-9页 |
| 摘要 | 第9-10页 |
| ABSTRACT | 第10-11页 |
| 第一章 绪论 | 第11-15页 |
| ·红外制导技术概述 | 第11-12页 |
| ·实时数字图像处理技术概述 | 第12-13页 |
| ·课题的研究背景 | 第13页 |
| ·论文结构 | 第13-15页 |
| 第二章 红外成像制导的数据预处理原理和算法 | 第15-34页 |
| ·红外图像噪声和背景特征分析 | 第15-16页 |
| ·红外图像背景抑制原理 | 第16-17页 |
| ·红外图像预处理算法分类 | 第17-21页 |
| ·线性滤波器 | 第18-19页 |
| ·非线性滤波器 | 第19页 |
| ·几种常见的次序统计滤波器(OS) | 第19-21页 |
| ·数据预处理算法设计 | 第21-32页 |
| ·基于加权广义次序统计滤波器的背景抑制算法的引出 | 第21-22页 |
| ·加权广义次序统计滤波器原理 | 第22-23页 |
| ·加权广义次序统计滤波器算法及其改进 | 第23-25页 |
| ·局部自适应门限分割 | 第25-28页 |
| ·算法的处理结果比较分析 | 第28-32页 |
| ·本章小结 | 第32-34页 |
| 第三章 数据预处理算法的FPGA 实现 | 第34-49页 |
| ·FPGA 简介 | 第34-39页 |
| ·VIRTEX-II 系列结构特点 | 第35-36页 |
| ·FPGA 设计开发流程 | 第36-39页 |
| ·预处理算法的VHDL 程序模块设计 | 第39-44页 |
| ·自适应门限分割的 VHDL 程序模块设计 | 第44-48页 |
| ·本章小结 | 第48-49页 |
| 第四章 红外成像制导系统的硬件分析 | 第49-56页 |
| ·红外成像制导系统总体结构 | 第49-50页 |
| ·视频图像采集部分的硬件设计 | 第50-56页 |
| ·复合视频信号 | 第50-51页 |
| ·视频解码器 SAA7111 | 第51-53页 |
| ·图像采集硬件设计 | 第53-56页 |
| 第五章 结束语 | 第56-58页 |
| 致 谢 | 第58-59页 |
| 参考文献 | 第59-61页 |
| 作者在学期间取得的学术成果 | 第61页 |