中文摘要 | 第1-5页 |
Abstract | 第5-9页 |
第一章 绪论 | 第9-12页 |
·课题的背景 | 第9页 |
·课题的提出及意义 | 第9-11页 |
·本文解决的主要问题 | 第11页 |
·本文的结构安排 | 第11-12页 |
第二章 芯片整体设计结构及其安全升级机制 | 第12-18页 |
·总体设计结构及FPGA 设计考虑 | 第12-14页 |
·芯片的整体设计结构 | 第12-13页 |
·利用 FPGA 设计时的必要考虑 | 第13-14页 |
·芯片的升级和保护过程 | 第14-17页 |
·芯片的保护过程 | 第15-16页 |
·芯片的升级过程 | 第16-17页 |
·小结 | 第17-18页 |
第三章 动态保护模块及算法模块的设计原理 | 第18-26页 |
·动态保护模块的设计原理 | 第18-20页 |
·动态保护模块的工作流程 | 第18-19页 |
·动态保护模块的安全性考虑 | 第19-20页 |
·密码算法设计简介 | 第20-25页 |
·密码算法简介 | 第20-21页 |
·AES 算法简介 | 第21-25页 |
·小结 | 第25-26页 |
第四章 算法模块及动态保护模块的设计结构 | 第26-40页 |
·AES 算法模块的结构设计 | 第26-33页 |
·整体结构设计 | 第26-27页 |
·加解密单元的结构设计 | 第27-29页 |
·密钥扩展模块的结构设计 | 第29-31页 |
·控制与接口模块的结构设计 | 第31-32页 |
·与其他算法的接口匹配 | 第32-33页 |
·动态保护模块的结构设计 | 第33-38页 |
·认证模块的总体结构设计 | 第33-36页 |
·动态保护的接口控制模块的结构设计 | 第36-38页 |
·小结 | 第38-40页 |
第五章 算法模块及动态保护模块的 VHDL 实现及仿真 | 第40-61页 |
·使用VHDL 方法设计密码芯片流程 | 第40-42页 |
·AES 算法的VHDL 实现及仿真分析 | 第42-47页 |
·动态保护模块的 VHDL 实现及仿真分析 | 第47-57页 |
·认证模块的 VHDL 实现及仿真分析 | 第47-52页 |
·接口控制模块的VHDL 实现与仿真 | 第52-55页 |
·动态保护模块的整体仿真分析 | 第55-57页 |
·动态保护和算法联合模块整体的仿真与分析 | 第57-60页 |
·小结 | 第60-61页 |
第六章 总结与展望 | 第61-65页 |
致谢 | 第65-66页 |
附录 AES 算法中的函数实现 | 第66-70页 |
个人简历和在学期间研究成果 | 第70页 |