16路隔离并行AD模块研制
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-16页 |
1.1 课题研究的目的及意义 | 第10-11页 |
1.2 国内外研究现状分析 | 第11-14页 |
1.2.1 数据采集板卡发展现状 | 第11-12页 |
1.2.2 数据采集技术发展现状 | 第12-13页 |
1.2.3 国产操作系统研究现状 | 第13-14页 |
1.3 论文主要研究内容 | 第14页 |
1.4 本文结构 | 第14-16页 |
第2章 总体设计方案 | 第16-26页 |
2.1 技术指标要求 | 第16-18页 |
2.1.1 输入信号技术指标 | 第16-17页 |
2.1.2 信号测量精度要求 | 第17-18页 |
2.1.3 板卡硬件要求 | 第18页 |
2.2 需求分析 | 第18-19页 |
2.3 总体方案设计 | 第19-24页 |
2.3.1 硬件总体方案设计 | 第19-21页 |
2.3.2 软件总体方案设计 | 第21-22页 |
2.3.3 固件总体方案设计 | 第22-24页 |
2.4 本章小结 | 第24-26页 |
第3章 硬件电路设计 | 第26-34页 |
3.1 模拟测量通道电路设计 | 第26-30页 |
3.1.1 信号调理电路 | 第26-27页 |
3.1.2 信号采集电路 | 第27-29页 |
3.1.3 信号隔离电路 | 第29-30页 |
3.2 数字电路设计 | 第30-31页 |
3.2.1 数字处理电路 | 第30-31页 |
3.2.2 延时电路模块 | 第31页 |
3.3 电源电路设计 | 第31-33页 |
3.4 本章小结 | 第33-34页 |
第4章 FPGA固件设计 | 第34-46页 |
4.1 Avalon总线简介 | 第34-35页 |
4.2 FPGA逻辑设计 | 第35-45页 |
4.2.1 FPGA顶层模块设计 | 第35-36页 |
4.2.2 功能模块设计 | 第36-40页 |
4.2.3 Sopcbuilder设计 | 第40页 |
4.2.4 CPCIIP核设计 | 第40-45页 |
4.3 本章小结 | 第45-46页 |
第5章 软件设计 | 第46-54页 |
5.1 NIOS II软核程序设计 | 第46-48页 |
5.1.1 初始化程序设计 | 第46-47页 |
5.1.2 有效值测量程序设计 | 第47页 |
5.1.3 频率测量程序设计 | 第47-48页 |
5.2 校准程序设计 | 第48-50页 |
5.2.1 SCPI指令简介 | 第48页 |
5.2.2 校准程序设计 | 第48-50页 |
5.3 驱动程序设计 | 第50-53页 |
5.3.1 基于中标麒麟操作系统的CPCI驱动 | 第51-52页 |
5.3.2 驱动程序函数设计 | 第52-53页 |
5.4 本章小结 | 第53-54页 |
第6章 设备功能测试及验证 | 第54-59页 |
6.1 板卡测试条件 | 第54页 |
6.2 校准前板卡功能测试 | 第54-56页 |
6.2.1 直流值测试 | 第54-55页 |
6.2.2 有效值测试 | 第55页 |
6.2.3 频率值测试 | 第55-56页 |
6.3 校准后板卡功能测试 | 第56-58页 |
6.3.1 直流值测试 | 第56-57页 |
6.3.2 有效值测试 | 第57页 |
6.3.3 频率值测试 | 第57-58页 |
6.4 本章小结 | 第58-59页 |
结论 | 第59-61页 |
参考文献 | 第61-65页 |
致谢 | 第65页 |