摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-16页 |
1.1 课题研究背景 | 第10-12页 |
1.2 国内外研究现状 | 第12-14页 |
1.3 论文的主要研究内容 | 第14-16页 |
第二章 基于USB总线的硬盘测试设备总体方案设计 | 第16-22页 |
2.1 硬盘测试设备的指标要求 | 第16页 |
2.2 硬盘测试设备模块工作模式简介 | 第16-17页 |
2.3 硬盘测试设备模块硬件组成框图 | 第17-19页 |
2.4 实现方法 | 第19-22页 |
第三章 硬件系统电路设计 | 第22-46页 |
3.1 USB-SATA/IDE协议转换电路设计 | 第22-28页 |
3.1.1 IDE和SATA硬盘接口介绍 | 第22-25页 |
3.1.2 协议转换电路设计 | 第25-28页 |
3.2 USB总线接口设计 | 第28-36页 |
3.2.1 USB总线介绍 | 第28-29页 |
3.2.2 接口芯片CY7C68013工作模式简介 | 第29-32页 |
3.2.3 USB总线接口电路设计 | 第32-35页 |
3.2.4 ESD保护电路设计 | 第35-36页 |
3.2.5 I2C串行总线电路设计 | 第36页 |
3.3 FPGA配置电路设计 | 第36-38页 |
3.3.1 AS配置 | 第37页 |
3.3.2 JTAG配置 | 第37-38页 |
3.4 SCSI协议控制电路设计 | 第38-42页 |
3.4.1 SCSI总线介绍 | 第38-40页 |
3.4.2 SCSI协议控制电路设计 | 第40-42页 |
3.5 电源电路及时钟电路设计 | 第42-43页 |
3.6 电路板的抗干扰设计 | 第43-46页 |
3.6.1 信号完整性问题 | 第44页 |
3.6.2 印制电路板的绘制 | 第44-46页 |
第四章 系统模块逻辑设计 | 第46-70页 |
4.1 QUARTUSⅡ和VERILOG HDL | 第46-47页 |
4.2 USB-SCSI转换模块逻辑电路总体设计 | 第47-51页 |
4.2.1 FPGA内部逻辑框图 | 第47-49页 |
4.2.2 寄存器 | 第49-51页 |
4.3 时钟电路设计 | 第51-52页 |
4.4 微处理器模块逻辑设计 | 第52-53页 |
4.5 双向I/O逻辑设计 | 第53-54页 |
4.6 异步FIFO逻辑设计 | 第54-56页 |
4.7 数据传输控制模块逻辑设计 | 第56-66页 |
4.7.1 数据传输操作流程图 | 第56-58页 |
4.7.2 数据发送和数据存储控制逻辑设计 | 第58-62页 |
4.7.3 数据采集和数据读取控制逻辑设计 | 第62-66页 |
4.8 计数器逻辑设计 | 第66-70页 |
4.8.1 硬盘写操作的计数器逻辑设计 | 第66-68页 |
4.8.2 硬盘读操作的计数器逻辑设计 | 第68-70页 |
第五章 硬盘测试设备的调试与验证 | 第70-81页 |
5.1 硬件部分调试 | 第70-72页 |
5.1.1 冷板调试 | 第70-71页 |
5.1.2 上电调试 | 第71-72页 |
5.2 系统功能调试 | 第72-81页 |
5.2.1 USB-SCSI转换模块调试 | 第72-76页 |
5.2.2 USB-SATA/IDE转换模块调试 | 第76-81页 |
第六章 总结与展望 | 第81-83页 |
6.1 总结 | 第81-82页 |
6.2 展望 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-85页 |
附录 | 第85-87页 |