计算机主板故障诊断卡设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景 | 第10页 |
1.2 国内外现状 | 第10-11页 |
1.3 本论文主要工作及章节安排 | 第11-14页 |
第二章 整体方案设计与理论基础 | 第14-27页 |
2.1 总体设计 | 第14-15页 |
2.2 BIOS分析 | 第15-20页 |
2.2.1 BIOS基本原理 | 第15-18页 |
2.2.2 即插即用BIOS分析 | 第18-20页 |
2.3 并口协议分析 | 第20-21页 |
2.4 PCI总线分析 | 第21-26页 |
2.4.1 PCI总线特征 | 第22-24页 |
2.4.2 PCI信号定义 | 第24-26页 |
2.5 本章小结 | 第26-27页 |
第三章 基于POST的故障诊断设计 | 第27-46页 |
3.1 诊断板卡硬件方案的设计 | 第27-30页 |
3.1.1 总体方案设计 | 第27-28页 |
3.1.2 EPP信号的转换 | 第28-29页 |
3.1.3 PCI总线的电源信号的检测 | 第29-30页 |
3.2 逻辑设计 | 第30-36页 |
3.2.1 PCI总线数据传输的解析 | 第30-32页 |
3.2.2 EPP时序分析 | 第32-34页 |
3.2.3 并口.EPP协议的设计 | 第34-36页 |
3.3 诊断板卡PCB设计 | 第36-37页 |
3.4 驱动与图形用户界面的设计 | 第37-45页 |
3.4.1 EPP软件接.寄存器 | 第38页 |
3.4.2 诊断板卡驱动的设计 | 第38-42页 |
3.4.3 图形用户界面程序的设计 | 第42-45页 |
3.5 本章小结 | 第45-46页 |
第四章 基于PCI扩展ROM的故障诊断设计 | 第46-60页 |
4.1 总体方案 | 第46-47页 |
4.2 PCI扩展ROM的设计 | 第47-51页 |
4.2.1 扩展ROM基地址寄存器 | 第47-48页 |
4.2.2 PCI扩展ROM的内容 | 第48-51页 |
4.2.3 镜像的结构 | 第51页 |
4.3 逻辑设计 | 第51-55页 |
4.3.1 PCI总线IP核的配置 | 第52-54页 |
4.3.2 扩展ROM代码存储模块设计 | 第54-55页 |
4.4 检测内存的大小 | 第55-59页 |
4.5 本章小结 | 第59-60页 |
第五章 测试与验证 | 第60-69页 |
5.1 基于POST的诊断卡的测试 | 第61-64页 |
5.1.1 诊断板卡驱动的测试 | 第61-62页 |
5.1.2 图形用户界面的测试 | 第62-64页 |
5.2 基于PCI扩展ROM的诊断卡的测试 | 第64-68页 |
5.2.1 存储模块的测试 | 第65-67页 |
5.2.2 计算机内存容量的测试 | 第67-68页 |
5.3 本章小结 | 第68-69页 |
第六章 总结与展望 | 第69-70页 |
致谢 | 第70-71页 |
参考文献 | 第71-73页 |
攻硕期间的研究成果 | 第73-74页 |