首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

片上网络多级缓存技术研究及系统互联方案实现

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-21页
    1.1 多核处理器的发展第15页
    1.2 多核互联结构的发展第15-17页
    1.3 片上网络多核系统所面临的问题第17-18页
    1.4 本文主要工作第18-19页
    1.5 论文章节安排第19-21页
第二章 片上网络系统研究现状第21-27页
    2.2 片上网络缓存结构及算法研究现状第21-23页
    2.3 片上网络互联结构研究现状第23-25页
    2.4 本章总结第25-27页
第三章 片上网络多核系统缓存架构第27-35页
    3.1 片上多核处理的缓存结构第27-29页
    3.2 簇共享缓存结构的提出第29页
    3.3 评价方法和实验环境第29-33页
        3.3.1 评价标准第29页
        3.3.2 Sniper仿真工具第29-31页
        3.3.3 测试程序集第31页
        3.3.4 实验环境配置第31-32页
        3.3.5 实验结果与分析第32-33页
    3.4 本章总结第33-35页
第四章 面向片上多核系统的核感知缓存算法CA-RRIP第35-47页
    4.1 缓存算法分析第35-39页
        4.1.1 内存访问模式分析第35-36页
        4.1.2 缓存算法的三个策略第36页
        4.1.3 常见的缓存算法和分类第36-39页
    4.2 核感知缓存算法CA-RRIP第39-43页
        4.2.1 算法原理分析第39-41页
        4.2.2 算法实现过程第41-43页
    4.3 缓存算法的评价模型和实验环境第43-46页
        4.3.1 评价标准第43页
        4.3.2 实验环境第43-45页
        4.3.3 实验结果与分析第45-46页
    4.4 本章总结第46-47页
第五章 片上网络的设计与实现第47-65页
    5.1 片上网络关键技术第47-50页
        5.1.1 拓扑结构第47-48页
        5.1.2 交换机制第48-49页
        5.1.3 路由算法第49-50页
        5.1.4 流控机制第50页
    5.2 片上网络的设计第50-53页
        5.2.1 片上互联网络通信数据协议第51-52页
        5.2.2 片上网络互联接口设计第52-53页
    5.3 片上网络的实现第53-60页
        5.3.1 路由节点结构设计第53-54页
        5.3.2 各模块的详细实现第54-59页
        5.3.3 模块集成第59-60页
    5.4 功能验证第60-64页
        5.4.1 仿真环境的配置第60-61页
        5.4.2 虚拟通道验证第61-62页
        5.4.3 请求仲裁验证第62-63页
        5.4.4 数据包传输验证第63-64页
    5.5 本章总结第64-65页
第六章 总结与展望第65-67页
参考文献第67-71页
致谢第71-73页
作者简介第73-74页

论文共74页,点击 下载论文
上一篇:电源管理芯片中系统状态监测模块的设计与验证
下一篇:美术馆公共美育资源引入中学美术教学的实践探究