基于SATA 2.0接口的固态硬盘控制器的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-11页 |
1 绪论 | 第11-17页 |
·课题研究背景和意义 | 第11-13页 |
·存储技术发展 | 第11-13页 |
·FPGA技术在数据存储领域的应用 | 第13页 |
·国内外研究现状 | 第13-16页 |
·主要研究工作 | 第16页 |
·论文组织安排 | 第16-17页 |
2 SATA2.0 标准协议分析 | 第17-44页 |
·SATA标准协议概述 | 第17-20页 |
·SATA标准协议发展 | 第17-18页 |
·SATA标准接口电气特性 | 第18-19页 |
·SATA2.0标准协议体系结构 | 第19-20页 |
·物理层 | 第20-26页 |
·物理层内部结构 | 第21-22页 |
·OOB信号 | 第22-23页 |
·物理层初始化过程 | 第23-26页 |
·数据链路层 | 第26-34页 |
·8B/10B编码 | 第27-30页 |
·帧和原语 | 第30-32页 |
·CRC校验 | 第32-33页 |
·扰码 | 第33-34页 |
·传输层 | 第34-39页 |
·帧信息结构的类型和功能 | 第35-39页 |
·命令层 | 第39-42页 |
·应用层 | 第42-43页 |
·本章小结 | 第43-44页 |
3 固态硬盘控制器设计与实现 | 第44-89页 |
·固态硬盘控制器总体设计 | 第44页 |
·开发平台 | 第44-46页 |
·物理层的设计与实现 | 第46-52页 |
·物理层功能模块设计 | 第46-48页 |
·高速串口IP设计 | 第48-49页 |
·时钟与复位模块设计 | 第49-50页 |
·物理层初始化状态机 | 第50-52页 |
·数据链路层的设计与实现 | 第52-68页 |
·数据链路层功能模块设计 | 第52-54页 |
·数据链路层状态机 | 第54-59页 |
·通用同步FIFO设计 | 第59-63页 |
·32位并行CRC校验模块设计 | 第63页 |
·32位并行扰码模块设计 | 第63页 |
·原语发送与解析模块设计 | 第63-66页 |
·接收数据同步 | 第66-67页 |
·自动复位 | 第67-68页 |
·传输层的设计与实现 | 第68-84页 |
·传输层功能模块设计 | 第68-71页 |
·传输层状态机 | 第71-77页 |
·FIS发送和接收模块设计 | 第77-78页 |
·错误处理 | 第78-82页 |
·命令流程 | 第82-84页 |
·命令层的设计与实现 | 第84-88页 |
·命令层功能模块设计 | 第84-85页 |
·命令层状态机 | 第85-87页 |
·错误处理 | 第87-88页 |
·本章小结 | 第88-89页 |
4 固态硬盘控制器测试与结果分析 | 第89-101页 |
·测试原理 | 第89-90页 |
·测试平台 | 第90-91页 |
·测试用例 | 第91-93页 |
·整体测试与结果分析 | 第93-100页 |
·本章小结 | 第100-101页 |
5 总结与展望 | 第101-103页 |
·总结 | 第101-102页 |
·展望 | 第102-103页 |
参考文献 | 第103-105页 |
攻读硕士学位期间发表的论文及所取得的研究成果 | 第105-106页 |
致谢 | 第106-107页 |