基于DSP和FPGA的雷达信号分选电路设计
| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第1章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·选题意义 | 第8-9页 |
| ·研究内容 | 第9-10页 |
| ·论文章节设置 | 第10-11页 |
| 第2章 雷达信号处理过程 | 第11-31页 |
| ·雷达信号预处理 | 第11-12页 |
| ·雷达信号主处理 | 第12-18页 |
| ·已知雷达信号的主处理 | 第12-17页 |
| ·未知雷达信号的主处理 | 第17-18页 |
| ·直方图分选信号 | 第18-20页 |
| ·序列搜索分选信号 | 第20-21页 |
| ·累积差值直方图算法分选信号 | 第21-24页 |
| ·序列差值直方图算法分选信号 | 第24-28页 |
| ·其它分选算法分选信号 | 第28-31页 |
| 第3章 系统设计方案 | 第31-38页 |
| ·脉冲未丢失情况下仿真 | 第31-34页 |
| ·脉冲丢失情况下仿真 | 第34-36页 |
| ·系统实现 | 第36-38页 |
| 第4章 系统硬件电路设计 | 第38-50页 |
| ·FPGA器件及其配置电路 | 第38-39页 |
| ·DSP器件及其外围电路 | 第39-44页 |
| ·DSP器件 TMS320LF2407 | 第39-41页 |
| ·DSP外扩数据空间电路 | 第41-43页 |
| ·DSP串行通讯电路 | 第43-44页 |
| ·电源配置 | 第44-46页 |
| ·电路板制作和调试 | 第46-50页 |
| 第5章 系统软件设计 | 第50-62页 |
| ·FPGA软件设计 | 第50-56页 |
| ·软件抗干扰模块设计 | 第50-52页 |
| ·雷达脉冲到达时间采集模块设计 | 第52-54页 |
| ·读数据模块设计 | 第54-56页 |
| ·DSP软件设计 | 第56-62页 |
| ·串口程序 | 第56-58页 |
| ·DSP与FPGA接口程序 | 第58-61页 |
| ·数据处理程序 | 第61-62页 |
| 第6章 论文总结和展望 | 第62-65页 |
| ·论文总结 | 第62页 |
| ·工作展望 | 第62-65页 |
| 参考文献 | 第65-67页 |
| 攻读硕士期间发表论文 | 第67-68页 |
| 致谢 | 第68-69页 |