基于可编程逻辑器件的逻辑分析仪关键技术的研究
| 第一章 绪论 | 第1-17页 |
| ·本文研究背景及意义 | 第9页 |
| ·逻辑分析仪发展概述 | 第9-10页 |
| ·虚拟仪器技术 | 第10-11页 |
| ·可编程逻辑器件的发展 | 第11-12页 |
| ·FPGA/CPLD 综述 | 第12页 |
| ·FPGA/CPLD 比较 | 第12-13页 |
| ·QuartusⅡ开发工具 | 第13-14页 |
| ·Verilog HDL 开发语言概述 | 第14-17页 |
| 第二章 FPGA 器件概述 | 第17-32页 |
| ·CycloneⅡ器件的功能性描述 | 第17-19页 |
| ·CycloneⅡ器件的各功能模块介绍 | 第19-32页 |
| ·逻辑单元 | 第19-20页 |
| ·逻辑阵列块(LAB) | 第20-22页 |
| ·多通道互连 | 第22-24页 |
| ·全局时钟和数字锁相环 | 第24-26页 |
| ·嵌入式存储块 | 第26-27页 |
| ·I/O 结构 | 第27-29页 |
| ·边界扫描测试技术 | 第29-30页 |
| ·JTAG 接口的应用 | 第30-32页 |
| 第三章 逻辑分析装置的硬件结构设计 | 第32-57页 |
| ·自顶向下的设计方法 | 第32页 |
| ·硬件部分的整体设计 | 第32-34页 |
| ·基于FPGA的硬件模块设计 | 第34-54页 |
| ·指令识别电路 | 第34-37页 |
| ·频率生成电路 | 第37-40页 |
| ·触发电路 | 第40-43页 |
| ·采样电路 | 第43-45页 |
| ·存储电路 | 第45-48页 |
| ·控制电路 | 第48-52页 |
| ·信号转换电路 | 第52-53页 |
| ·I/O 接口电路 | 第53-54页 |
| ·模块综合及仿真结果图 | 第54-57页 |
| 第四章 逻辑分析装置 PC 软件部分设计 | 第57-66页 |
| ·面向对象与面向过程程序设计的比较 | 第57-62页 |
| ·PC 软件部分设计 | 第62-66页 |
| 第五章 逻辑分析装置硬件电路设计、调试及结果 | 第66-68页 |
| ·硬件电路设计 | 第66-67页 |
| ·硬件电路调试及结果 | 第67-68页 |
| 第六章 结束语 | 第68-70页 |
| 参考文献 | 第70-73页 |
| 附录Ⅰ | 第73-85页 |
| 附录Ⅱ | 第85-86页 |
| 附录Ⅲ | 第86-87页 |
| 附录Ⅳ | 第87-88页 |
| 攻读硕士学位期间发表的论文 | 第88-89页 |
| 致谢 | 第89页 |