| 摘要 | 第1-8页 |
| Abstract | 第8-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题的研究背景和研究意义 | 第10-11页 |
| ·国内外研究动态 | 第11-12页 |
| ·论文的组织结构 | 第12-13页 |
| ·论文的主要研究成果 | 第13-14页 |
| 第二章 超高频 RFID Reader 芯片研究与设计的关键技术 | 第14-28页 |
| ·IC 设计技术 | 第14-16页 |
| ·IC 设计简介 | 第14-15页 |
| ·IC 设计流程 | 第15-16页 |
| ·FPGA 技术 | 第16-19页 |
| ·FPGA 简介 | 第16-17页 |
| ·FPGA 的基本结构 | 第17-19页 |
| ·FPGA 在 IC 设计中的应用 | 第19-20页 |
| ·Verilog HDL 语言 | 第20-22页 |
| ·Verilog 硬件描述语言特点 | 第20-21页 |
| ·采用硬件描述语言(Verilog HDL)的设计流程简介 | 第21-22页 |
| ·Modelsim 仿真工具 | 第22页 |
| ·ISO18000-6 协议 | 第22-26页 |
| ·ISO/IEC 18000-6 Type A 和 Type B 协议 | 第23页 |
| ·ISO/IEC 18000-6 Type C 协议 | 第23-24页 |
| ·读写器到标签的通信 | 第24-25页 |
| ·标签到读写器的通信 | 第25-26页 |
| ·RFID Reader 芯片设计 | 第26-28页 |
| 第三章 Reader 芯片发送部分的设计与实现 | 第28-42页 |
| ·数据接口模块 | 第28-31页 |
| ·UART 工作原理 | 第28-29页 |
| ·UART 接收部分设计 | 第29-30页 |
| ·UART 接收部分实现 | 第30-31页 |
| ·编码模块 | 第31-36页 |
| ·PIE 编码的设计 | 第31-32页 |
| ·PIE 编码的实现 | 第32-33页 |
| ·曼彻斯特编码的设计 | 第33页 |
| ·曼彻斯特编码的实现 | 第33-36页 |
| ·数字调制模块 | 第36-38页 |
| ·振幅键控(Amplitude Shift Keying, ASK)调制的原理 | 第36-37页 |
| ·振幅键控(Amplitude Shift Keying, ASK)调制的实现 | 第37-38页 |
| ·数字调制模块的改进 | 第38-42页 |
| ·QAM(正交振幅调制)原理 | 第38-39页 |
| ·QAM 调制的设计 | 第39-40页 |
| ·QAM 的实现 | 第40-42页 |
| 第四章 Reader 芯片接收部分的设计与实现 | 第42-58页 |
| ·数字下变频模块 | 第42-47页 |
| ·数字下变频模块的设计 | 第42-43页 |
| ·数字下变频模块的实现 | 第43-47页 |
| ·解调模块 | 第47-48页 |
| ·ASK 解调的设计 | 第47-48页 |
| ·ASK 解调的实现 | 第48页 |
| ·解码模块 | 第48-54页 |
| ·FM0 编码模块的设计 | 第49页 |
| ·FM0 解码模块的实现 | 第49-51页 |
| ·Miller 解码模块的设计 | 第51-52页 |
| ·Miller 解码模块的实现 | 第52-54页 |
| ·数据接口模块 | 第54-58页 |
| ·UART 发送部分设计 | 第54-55页 |
| ·UART 发送部分实现 | 第55-58页 |
| 第五章 结束语 | 第58-60页 |
| ·全文总结 | 第58页 |
| ·工作展望 | 第58-60页 |
| 致谢 | 第60-62页 |
| 参考文献 | 第62-66页 |
| 附录 A(攻读学位期间发表论文目录) | 第66页 |