首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--倍频器、分频器、变频器论文--分频器论文

射频宽带分频器的研究与设计

摘要第4-5页
Abstract第5页
第1章 绪论第9-13页
    1.1 研究目的与意义第9页
    1.2 研究现状第9-10页
    1.3 设计内容与指标要求第10-11页
    1.4 论文组织第11-13页
第2章 锁相环频率综合器的概述第13-19页
    2.1 引言第13页
    2.2 锁相环频率综合器基本结构第13页
    2.3 PLL各电路模块基本原理第13-17页
        2.3.1 鉴频鉴相器(PFD)第13-14页
        2.3.2 电荷泵(CP)第14-15页
        2.3.3 环路滤波器第15-16页
        2.3.4 压控振荡器(VCO)第16页
        2.3.5 分频器第16-17页
    2.4 CP-PLL系统传递函数及线性模型第17-18页
    2.5 本章小结第18-19页
第3章 分频器的基本原理与结构分析第19-37页
    3.1 分频器的概述第19页
    3.2 分频器的基本结构第19-29页
        3.2.1 模拟分频器第20-24页
        3.2.2 数字分频器第24-29页
    3.3 双模分频器第29-32页
        3.3.1 基于异步逻辑电路的设计第29-30页
        3.3.2 基于相位切换电路的设计第30-31页
        3.3.3 基于触发器和组合逻辑结构的设计第31-32页
    3.4 可编程分频器第32-35页
        3.4.1 基于脉冲吞咽计数器的可编程分频器第32-33页
        3.4.2 基于2/3分频器级联的多模分频器第33-35页
    3.5 本章小结第35-37页
第4章 宽带可编程分频器的研究与设计第37-61页
    4.1 本章概要第37页
    4.2 L波段可编程整数分频器设计第37-47页
        4.2.1 可编程分频器结构设计第37-38页
        4.2.2 8/9双模分频器电路设计第38-42页
        4.2.3 可编程置数计数器设计第42-47页
    4.3 可编程分频器电路前仿真结果第47-51页
        4.3.1 8/9双模分频器电路前仿真第47页
        4.3.2 PS计数器电路前仿真第47-50页
        4.3.3 可编程分频器整体仿真第50-51页
    4.4 可编程分频器版图设计及后仿真结果第51-59页
        4.4.1 版图设计第51-53页
        4.4.2 后仿真结果第53-59页
    4.5 本章小结第59-61页
第5章 高速多模分频器研究与设计第61-77页
    5.1 本章概要第61页
    5.2 多模分频器设计第61-65页
        5.2.1 多模分频器结构设计第61-62页
        5.2.2 基本单元电路2/3分频器设计第62-65页
    5.3 多模分频器原理图仿真结果第65-70页
        5.3.1 基于SCL结构的2/3分频器原理图仿真第65-67页
        5.3.2 基于E-TSPC结构的2/3分频器原理图仿真第67-69页
        5.3.3 多模分频器整体原理图仿真第69-70页
    5.4 多模分频器版图设计及后仿真结果第70-75页
        5.4.1 版图设计第70-71页
        5.4.2 多模分频器后仿真结果第71-75页
    5.5 本章小结第75-77页
第6章 总结与展望第77-79页
参考文献第79-83页
攻读硕士学位期间发表的论文第83-85页
致谢第85页

论文共85页,点击 下载论文
上一篇:8位高速DAC集成电路设计
下一篇:推帚式高光谱成像仪短波红外图像预处理研究与实现